WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014088275) STRUCTURE DE PIXEL POUR AFFICHAGE À MATRICE ACTIVE, ET PROCÉDÉ DE FABRICATION ASSOCIÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/088275    N° de la demande internationale :    PCT/KR2013/011067
Date de publication : 12.06.2014 Date de dépôt international : 02.12.2013
CIB :
H01L 51/50 (2006.01), H01L 51/56 (2006.01), G09F 9/00 (2006.01)
Déposants : KOREA ELECTRONICS TECHNOLOGY INSTITUTE [KR/KR]; 68, Yatap-dong, Bundang-gu, Seongnam-si, Gyeonggi-do 463-816 (KR).
HERAEUS PRECIOUS METALS GMBH & CO. KG [DE/DE]; Heraeusstrasse 12-14, 63450 Hanau (DE)
Inventeurs : KIM, Yonghoon; (KR).
HAN, Chuljong; (KR).
LEE, Jeongno; (KR).
YOO, Byungwook; (KR)
Mandataire : PARK, Chonghan; Suite 319, Ace High-end Tower, 5, Digitalro-26-gil, Guro-dong, Guro-gu, Seoul 152-740 (KR)
Données relatives à la priorité :
10-2012-0141829 07.12.2012 KR
Titre (EN) PIXEL STRUCTURE FOR ACTIVE MATRIX DISPLAY, AND METHOD FOR MANUFACTURING SAME
(FR) STRUCTURE DE PIXEL POUR AFFICHAGE À MATRICE ACTIVE, ET PROCÉDÉ DE FABRICATION ASSOCIÉ
(KO) 능동 매트릭스 디스플레이의 화소 구조 및 제조 방법
Abrégé : front page image
(EN)The present invention relates to a pixel structure for an active matrix display and to a method for manufacturing same, and the objective thereof is to simplify processes for manufacturing pixel electrodes and pixel defining layers and address a problem caused by a terminal which is formed at an edge part of the pixel electrode through the patterning of the pixel electrode. The pixel structure according to the present invention includes: a base substrate; a plurality of pixel circuit electrodes; an insulating layer; and a composite layer. The plurality of pixel circuit electrodes is arranged in a matrix form on the base substrate. The insulating layer is formed on the base substrate to cover the outer peripheries of the plurality of pixel circuit electrodes. The composite layer is integrally formed to cover the plurality of pixel circuit electrodes and the top of the insulating layer. In this case, the composite layer has: the conductive pixel electrodes that are formed to be respectively connected to the plurality of pixel circuit electrodes which are exposed from the insulating layer; and the non-conductive pixel defining layers on the outer peripheries of the pixel electrodes.
(FR)La présente invention concerne une structure de pixel pour un affichage à matrice active et un procédé de fabrication associé, et l'objectif de la présente invention est de simplifier des procédés pour fabriquer des électrodes de pixel et des couches de définition de pixel et pour aborder un problème entraîné par un terminal qui est formé dans une partie bord de l'électrode de pixel par l'intermédiaire de la mise en motif de l'électrode de pixel. La structure de pixel selon la présente invention comprend : un substrat de base ; une pluralité d'électrodes de circuit de pixel ; une couche isolante ; et une couche composite. La pluralité d'électrodes de circuit de pixel est agencée en forme de matrice sur le substrat de base. La couche isolante est formée sur le substrat de base pour couvrir les périphéries extérieures de la pluralité d'électrodes de circuit de pixel. La couche composite est formée d'une seule pièce pour couvrir la pluralité d'électrodes de circuit de pixel et le haut de la couche isolante. Dans ce cas, la couche composite comporte : les électrodes conductrices de pixel qui sont formées pour être connectées respectivement à la pluralité d'électrodes de circuit de pixel qui sont exposées à partir de la couche isolante ; et les couches de définition de pixel non conductrices sur les périphéries des électrodes de pixel.
(KO)본 발명은 능동 매트릭스 디스플레이의 화소 구조 및 제조 방법에 관한 것으로, 화소 전극 및 화소 정의층의 제조 공정을 간소화하고 화소 전극의 패터닝에 따른 화소 전극의 가장자리 부분에 형성되는 단자로 인한 문제를 해소하기 위한 것이다. 본 발명에 따른 화소 구조는 베이스 기판, 복수의 화소 회로 전극, 절연층 및 복합층을 포함한다. 복수의 화소 회로 전극은 베이스 기판 위에 매트릭스 형태로 배열된다. 절연층은 복수의 화소 회로 전극의 외곽을 덮도록 베이스 기판의 상부에 형성된다. 그리고 복합층은 복수의 화소 회로 전극과 절연층의 상부를 덮도록 일체로 형성된다. 이때 복합층은 절연층에서 노출된 복수의 화소 회로 전극에 각각 연결되게 형성된 전도성의 화소 전극과, 화소 전극 외곽의 비전도성의 화소 정의층을 포함한다.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : coréen (KO)
Langue de dépôt : coréen (KO)