WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014078279) OSCILLATEUR COMMANDÉ EN TENSION À RÉUTILISATION DE COURANT PRÉSENTANT UNE SORTIE DIFFÉRENTIELLE AMÉLIORÉE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/078279    N° de la demande internationale :    PCT/US2013/069587
Date de publication : 22.05.2014 Date de dépôt international : 12.11.2013
CIB :
H03L 7/099 (2006.01), H03L 5/00 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; Attn: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventeurs : TAGHIVAND, Mazhareddin; (US)
Mandataire : JENCKES, Kenyon S.; Attn: International IP Administration 5775 Morehouse Drive San Diego, Califonia 92121-1714 (US)
Données relatives à la priorité :
13/676,007 13.11.2012 US
Titre (EN) CURRENT REUSE VOLTAGE CONTROLLED OSCILLATOR WITH IMPROVED DIFFERENTIAL OUTPUT
(FR) OSCILLATEUR COMMANDÉ EN TENSION À RÉUTILISATION DE COURANT PRÉSENTANT UNE SORTIE DIFFÉRENTIELLE AMÉLIORÉE
Abrégé : front page image
(EN)A current reuse voltage controlled oscillator with improved differential output is disclosed. In an exemplary embodiment, an apparatus includes a PMOS transistor and an NMOS transistor coupled together for current reuse and configured to provide differential oscillator outputs. The apparatus also includes a common mode rejection (CMR) circuit coupled between the PMOS and the NMOS transistors, the CMR circuit includes an inductor having a least one tap that can be selectively coupled to a ground to reduce common mode signals at the differential oscillator outputs.
(FR)L'invention concerne un oscillateur commandé en tension à réutilisation de courant présentant une sortie différentielle améliorée. Dans un mode de réalisation illustratif, un appareil comprend un transistor PMOS et un transistor NMOS couplés ensemble pour une réutilisation du courant et conçus pour fournir des sorties différentielles de l'oscillateur. L'appareil comprend également un circuit de réjection de mode commun couplé entre les transistors PMOS et NMOS, le circuit de réjection de mode commun comprenant une bobine d'induction présentant au moins une prise qui peut être couplée sélectivement à une masse pour réduire les signaux de mode commun aux sorties différentielles de l'oscillateur.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)