WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014062983) GÉNÉRATION DE SIGNAL D'HORLOGE SYMÉTRIQUE EN QUADRATURE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/062983    N° de la demande internationale :    PCT/US2013/065544
Date de publication : 24.04.2014 Date de dépôt international : 17.10.2013
CIB :
H03K 3/356 (2006.01), H03K 23/44 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; Attn: International IP Administration 5775 Morehouse Drive San Diego, California 92121 (US)
Inventeurs : GOLDBLATT, Jeremy, Mark; (US).
VORA, Sameer, V.; (US)
Mandataire : HOOKS, William M.; Attn: International IP Administration 5775 Morehouse Drive San Diego, Califonia 92121 (US)
Données relatives à la priorité :
13/654,328 17.10.2012 US
Titre (EN) GENERATION OF QUADRATURE DIFFERENTIAL CLOCK SIGNALS WITH TWENTY-FIVE PERCENT DUTY CYCLE
(FR) GÉNÉRATION DE SIGNAL D'HORLOGE SYMÉTRIQUE EN QUADRATURE
Abrégé : front page image
(EN)Exemplary embodiments are directed to systems, methods, and devices for generating quadrature clock signals. A device may include a plurality of dynamic logic cells and a plurality of inverters. Each inverter of the plurality of inverters may be coupled to at least two dynamic logic cells of the plurality of dynamic logic cells. Each inverter may be configured to output a twenty-five percent duty cycle clock signal.
(FR)Selon des modes de réalisation illustratifs, l'invention concerne des systèmes, des procédés et des dispositifs pour générer des signaux d'horloge en quadrature. Un dispositif peut comprendre une pluralité de cellules logiques dynamiques et une pluralité d'inverseurs. Chaque inverseur de la pluralité d'inverseurs peut être couplé à au moins deux cellules logiques dynamiques de la pluralité de cellules logiques dynamiques. Chaque inverseur peut être configuré pour émettre un signal d'horloge à rapport cyclique de vingt-cinq pourcent.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)