WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014018038) ÉCONOMIE D'ÉNERGIE DANS UNE PUCE MULTI-CŒUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/018038    N° de la demande internationale :    PCT/US2012/048282
Date de publication : 30.01.2014 Date de dépôt international : 26.07.2012
CIB :
G06F 13/00 (2006.01)
Déposants : EMPIRE TECHNOLOGY DEVELOPMENT LLC [US/US]; 2711 Centerville Road Suite 400 Wilmington, DE 19808 (US) (Tous Sauf US).
SOLIHIN, Yan [US/US]; (US) (US Seulement)
Inventeurs : SOLIHIN, Yan; (US)
Mandataire : HOPE, Leonard J.; HOPE BALDAUFF, LLC 1175 Peachtree Street, N.E. 100 Colony Square, Suite 2000 Atlanta, GA 30061 (US)
Données relatives à la priorité :
Titre (EN) ENERGY CONSERVATION IN A MULTICORE CHIP
(FR) ÉCONOMIE D'ÉNERGIE DANS UNE PUCE MULTI-CŒUR
Abrégé : front page image
(EN)Technologies are described herein for conserving energy in a multicore chip via selectively refreshing memory directory entries. Some described examples may refresh a dynamic random access memory (DRAM) that stores a cache coherence directory of a multicore chip. More particularly, a directory entry may be accessed in the cache coherence directory stored in the DRAM. Some further examples may identify a cache coherence state of a block associated with the directory entry. In some examples, refresh of the directory entry stored in the DRAM may be selectively disabled based on the identified cache coherence state of the block such that energy associated with the multicore chip is conserved.
(FR)L'invention porte sur des technologies pour économiser l'énergie dans une puce multi-cœur par rafraîchissement sélectif d'entrées de répertoire de mémoire. Certains exemples décrits peuvent rafraîchir une mémoire vive dynamique (DRAM) qui stocke un répertoire de cohérence de cache d'une puce multi-cœur. En particulier, une entrée de répertoire peut faire l'objet d'un accès dans le répertoire de cohérence de cache stocké dans la DRAM. Certains autres exemples peuvent identifier un état de cohérence de cache d'un bloc associé à l'entrée de répertoire. Selon certains exemples, un rafraîchissement de l'entrée de répertoire stockée dans la DRAM peut être sélectivement désactivé sur la base de l'état de cohérence de cache identifié du bloc de manière à économiser l'énergie associée à la puce multi-cœur.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)