WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2014016689) SYSTÈME CONFÉRANT UNE RÉSISTANCE AUX INTERFÉRENCES ÉLECTROMAGNÉTIQUES À DES CAPTEURS À INERTIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2014/016689    N° de la demande internationale :    PCT/IB2013/002079
Date de publication : 30.01.2014 Date de dépôt international : 25.07.2013
CIB :
G01P 15/08 (2006.01), G01P 15/125 (2006.01), G01D 5/241 (2006.01)
Déposants : ROBERT BOSCH GMBH [DE/DE]; Postfach 30 02 20 70442 Stuttgart (DE).
BALACHANDRAN, Ganesh [IN/US]; (US).
PETKOV, Vladimir [BG/US]; (US)
Inventeurs : BALACHANDRAN, Ganesh; (US).
PETKOV, Vladimir; (US)
Mandataire : MAGINOT, Paul J.; Maginot, Moore & Beck LLP One Indiana Square, Suite 2200 Indianapolis, IN 46204 (US)
Données relatives à la priorité :
13/557,261 25.07.2012 US
Titre (EN) SCHEME TO ACHIEVE ROBUSTNESS TO ELECTROMAGNETIC INTERFERENCE IN INERTIAL SENSORS
(FR) SYSTÈME CONFÉRANT UNE RÉSISTANCE AUX INTERFÉRENCES ÉLECTROMAGNÉTIQUES À DES CAPTEURS À INERTIE
Abrégé : front page image
(EN)A capacitive sensor system and method resistant to electromagnetic interference is disclosed. The system includes a capacitive core, differential amplifier with inverting and non- inverting inputs, capacitive paths, and chopping system. Core can include inputs and outputs coupled to variable capacitors, and common nodes coupling variable capacitors. Capacitive paths couple core outputs to amplifier inputs. When chopping system is high, one polarity voltage is applied to core inputs, a first core output is coupled to the inverting input and a second core output is coupled to the non-inverting input. When the chopping system is low, opposite polarity voltage is applied to core inputs, and core output to amplifier input couplings are flipped. Capacitive paths can include bond wires. Chopping system can be varied between high and low at frequencies that smear noise away from a frequency band of interest, or that smear noise substantially evenly across a wide frequency range.
(FR)La présente invention concerne un système de capteur capacitif et un procédé de résistance aux interférences électromagnétiques. Selon l'invention, le système comprend un noyau capacitif, un amplificateur différentiel à entrées inverseuse et non inverseuse, des chemins capacitifs et un système de découpage. Le noyau peut comprendre des entrées et des sorties couplées à des condensateurs variables, et des nœuds communs couplant les condensateurs variables. Les chemins capacitifs couplent les sorties de noyau aux entrées d'amplificateur. Lorsque le système de découpage est à l'état haut, une tension de polarité est appliquée aux entrées de noyau, une première sortie de noyau est couplée à l'entrée inverseuse et une seconde sortie de noyau est couplée à l'entrée non inverseuse. Lorsque le système de découpage est à l'état bas, une tension de polarité contraire est appliquée aux entrées de noyau, et les couplages entre les sorties du noyau et les entrées de l'amplificateur font l'objet d'une bascule. Les chemins capacitifs peuvent comprendre des fils de connexion. Le système de découpage peut faire l'objet de variations entre les états haut et bas à des fréquences qui éloignent le bruit d'une bande de fréquences d'intérêt, ou qui éloignent le bruit de manière sensiblement uniforme sur une gamme de fréquences étendue.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)