WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013183367) SYSTÈME DE CONVERSION ÉLECTRIQUE ET DISPOSITIF DE DÉTECTION DE TENSION POUR CELUI-CI
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/183367    N° de la demande internationale :    PCT/JP2013/061270
Date de publication : 12.12.2013 Date de dépôt international : 16.04.2013
CIB :
H02M 7/12 (2006.01)
Déposants : FUJI ELECTRIC CO., LTD. [JP/JP]; 1-1, Tanabeshinden, Kawasaki-ku, Kawasaki-shi, Kanagawa 2109530 (JP)
Inventeurs : MINE, Hironori; (JP)
Mandataire : OSUGA, Yoshiyuki; 3rd Fl., Nibancho Bldg., 8-20, Nibancho, Chiyoda-ku, Tokyo 1020084 (JP)
Données relatives à la priorité :
2012-129267 06.06.2012 JP
Titre (EN) POWER CONVERSION SYSTEM AND VOLTAGE DETECTION DEVICE THEREFOR
(FR) SYSTÈME DE CONVERSION ÉLECTRIQUE ET DISPOSITIF DE DÉTECTION DE TENSION POUR CELUI-CI
(JA) 電力変換システム、その電圧検出装置
Abrégé : front page image
(EN)In the present invention, the voltage Edc of a detection subject is divided and detected by means of a voltage-dividing circuit (30) wherein multiple resistance circuits (31), each of which is formed by parallel-connecting multiple resistors, are connected in series. The output from multiple voltage detection circuits, which are formed for example from an op-amp (38) connected to any three locations in the voltage-dividing circuit (30) (with one of the locations being connected through a switch (SW35)), is input to a CPU (37) twice, that is when the switch (SW35) turns on and when the switch turns off. On the basis of these two voltage measurements, the CPU (37) determines that some kind of fault has occurred when there is a fault such as a short circuit/disconnection of the resistors in the resistance circuits (31) associated with the aforementioned three connected locations in the voltage-dividing circuit (30).
(FR)Selon l'invention, la tension Edc d'un sujet de détection est divisée et détectée par un circuit de division de tension (30) dans lequel de multiples circuits de résistance (31), chacun comprenant de multiples résistances connectées en parallèle, sont connectés en série. La sortie des multiples circuits de détection de tension, formés par exemple par un op-amp (38) connecté en trois endroits quelconques dans le circuit de division de tension (30) (un des endroits étant connecté via un commutateur (SW35)), est envoyée vers une UCT (37) deux fois, c'est-à-dire lorsque le commutateur (SW35) est allumé puis arrêté. En fonction de ces deux mesures de tension, l'UCT (37) détermine qu'une quelconque panne s'est produite lorsqu'il y a une panne comme un court-circuit/une déconnexion des résistances dans le circuit de résistance (31) associé aux trois endroits connectés susmentionnés dans le circuit de division de tension (30).
(JA) 各々が複数の抵抗が並列接続されてなる多数の抵抗回路31が直列接続された分圧回路30によって、検出対象の電圧Edcを分圧して検出する。分圧回路30上の任意の3箇所に接続した(1箇所はスイッチSW35を介して接続)オペアンプ38等から成る複数電圧検出回路の出力を、スイッチSW35のオン時とオフ時の2回、CPU37に入力する。CPU37において、この2回の測定電圧に基づいて、例えば分圧回路30上の上記3箇所に接続箇所に係る抵抗回路31の抵抗の短絡/断線等の異常があった場合には何等かの異常発生と判定できる。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)