WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013069159) ORDINATEUR ÉLECTRONIQUE ET PROCÉDÉ DE GESTION D'INTERRUPTION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/069159    N° de la demande internationale :    PCT/JP2011/076095
Date de publication : 16.05.2013 Date de dépôt international : 11.11.2011
CIB :
G06F 9/48 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (Tous Sauf US).
KURIHARA, Koji [JP/JP]; (JP) (US Seulement).
YAMASHITA, Koichiro [JP/JP]; (JP) (US Seulement).
SUZUKI, Takahisa [JP/JP]; (JP) (US Seulement).
YAMAUCHI, Hiromasa [JP/JP]; (JP) (US Seulement).
OTOMO, Toshiya [JP/JP]; (JP) (US Seulement)
Inventeurs : KURIHARA, Koji; (JP).
YAMASHITA, Koichiro; (JP).
SUZUKI, Takahisa; (JP).
YAMAUCHI, Hiromasa; (JP).
OTOMO, Toshiya; (JP)
Mandataire : SAKAI, Akinori; A. SAKAI & ASSOCIATES 20F, Kasumigaseki Building 2-5, Kasumigaseki 3-chome Chiyoda-ku, Tokyo 1006020 (JP)
Données relatives à la priorité :
Titre (EN) ELECTRONIC COMPUTER AND INTERRUPT CONTROL METHOD
(FR) ORDINATEUR ÉLECTRONIQUE ET PROCÉDÉ DE GESTION D'INTERRUPTION
(JA) 電子計算機及び割り込み制御方法
Abrégé : front page image
(EN)An electronic computer (1) is provided with a processing unit (2), a monitoring unit (3), an assessment unit (4) and a notification unit (5). The processing unit (2) executes a thread and an interrupt handler. The monitoring unit (3) monitors the load of the processing unit (2). On the basis of the effect that the interrupt handler's execution has on user performance for the thread being executed by the processing unit (2), and on the basis of the load of the processing unit (2), the assessment unit (4) assesses the notification timing for an interrupt request that calls the interrupt handler. For example, if the load of the processing unit (2) is higher than a threshold value, the notification timing for an interrupt request that does not affect user performance is set by the assessment unit (4) to be later than the notification timing for an interrupt request that does affect user performance. On the basis of the assessed notification timing, the notification unit (5) notifies the processing unit (2) of the interrupt request. On the basis of the interrupt request notification, the processing unit (2) then calls and executes the interrupt handler that corresponds to the interrupt request.
(FR)L'invention concerne un ordinateur électronique (1) qui comprend une unité de traitement (2), une unité de surveillance (3), une unité d'évaluation (4) et une unité de notification (5). L'unité de traitement (2) exécute un fil d'exécution et un gestionnaire d'interruption. L'unité de surveillance (3) surveille la charge de l'unité de traitement (2). Sur la base de l'effet que l'exécution du gestionnaire d'interruption a sur les performances utilisateurs pour le fil d'exécution qui est exécuté par l'unité de traitement (2), et sur la base de la charge de l'unité de traitement (2), l'unité d'évaluation (4) évalue l'instant de notification pour une requête d'interruption qui appelle le gestionnaire d'interruption. Par exemple, si la charge de l'unité de traitement (2) est supérieure à une valeur seuil, l'instant de notification pour une requête d'interruption qui n'influe pas sur les performances utilisateurs est réglé par l'unité d'évaluation (4) pour être ultérieur à l'instant de notification pour une requête d'interruption qui influe elle sur les performances utilisateurs. Sur la base de l'instant de notification évalué, l'unité de notification (5) notifie à l'unité de traitement (2) la requête d'interruption. Sur la base de la notification de requête d'interruption, l'unité de traitement (2) appelle ensuite et exécute le gestionnaire d'interruption qui correspond à la requête d'interruption.
(JA) 電子計算機(1)は、処理部(2)、監視部(3)、判定部(4)及び通知部(5)を備えている。処理部(2)は、スレッド及び割り込みハンドラを実行する。監視部(3)は、処理部(2)の負荷を監視する。判定部(4)は、割り込みハンドラの実行が処理部(2)で実行中のスレッドのユーザー性能に及ぼす影響と処理部(2)の負荷とに基づいて、割り込みハンドラを呼び出す割り込み要求の通知タイミングを判定する。例えば、判定部(4)は、処理部(2)の負荷が閾値よりも高い場合、ユーザー性能に影響を及ぼさない割り込み要求の通知タイミングを、ユーザー性能に影響を及ぼす割り込み要求の通知タイミングよりも遅く設定する。通知部(5)は、判定された通知タイミングに基づいて処理部(2)に割り込み要求を通知する。そして、処理部(2)は、割り込み要求の通知に基づいて割り込み要求に対応する割り込みハンドラを呼び出して実行する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)