WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013061025) APPAREIL ET PROCÉDÉ DE TRAITEMENT DE DONNÉES POUR ANALYSER DES FAUTES TRANSITOIRES SURVENANT DANS DES ÉLÉMENTS DE STOCKAGE DE L'APPAREIL DE TRAITEMENT DE DONNÉES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/061025    N° de la demande internationale :    PCT/GB2012/052204
Date de publication : 02.05.2013 Date de dépôt international : 07.09.2012
Demande présentée en vertu du Chapitre 2 :    12.08.2013    
CIB :
G06F 11/00 (2006.01), G06F 11/07 (2006.01)
Déposants : ARM LIMITED [--/GB]; 110 Fulbourn Road Cherry Hinton Cambridge CB1 9NJ (GB) (Tous Sauf US).
ÖZER, Emre [TR/GB]; (GB) (US Seulement).
SAZEIDES, Yiannakis [CY/CY]; (GB) (US Seulement).
KERSHAW, Daniel [GB/AT]; (GB) (US Seulement).
BILES, Stuart David [GB/GB]; (GB) (US Seulement)
Inventeurs : ÖZER, Emre; (GB).
SAZEIDES, Yiannakis; (GB).
KERSHAW, Daniel; (GB).
BILES, Stuart David; (GB)
Mandataire : HORNER, David; D Young & Co LLP 120 Holborn London EC1N 2DY (GB)
Données relatives à la priorité :
13/317,593 24.10.2011 US
Titre (EN) A DATA PROCESSING APPARATUS AND METHOD FOR ANALYSING TRANSIENT FAULTS OCCURRING WITHIN STORAGE ELEMENTS OF THE DATA PROCESSING APPARATUS
(FR) APPAREIL ET PROCÉDÉ DE TRAITEMENT DE DONNÉES POUR ANALYSER DES FAUTES TRANSITOIRES SURVENANT DANS DES ÉLÉMENTS DE STOCKAGE DE L'APPAREIL DE TRAITEMENT DE DONNÉES
Abrégé : front page image
(EN)A data processing apparatus and method are provided for analysing transient faults occurring within storage elements of the data processing apparatus. The data processing apparatus has a plurality of storage elements residing at different physical locations within the data processing apparatus, and fault history circuitry for detecting local transient faults occurring in each storage element, and for maintaining global transient fault history data based on the detected local transient faults. Analysis circuitry then monitors the global transient fault history data in order to determine based on predetermined criteria whether the global transient fault history data is indicative of random transient faults occurring within the data processing apparatus, or is indicative of a coordinated transient fault attack. The analysis circuitry is then configured to initiate a countermeasure action on determination of a coordinated transient fault attack. Such an approach provides a simple and effective mechanism for distinguishing between random transient faults that may naturally occur, and a coordinated transient fault attack that may be initiated in an attempt to circumvent the security of the data processing apparatus.
(FR)L'invention concerne un appareil et un procédé de traitement de données pour analyser des fautes transitoires survenant dans des éléments de stockage de l'appareil de traitement de données. L'appareil de traitement de données comprend une pluralité d'éléments de stockage résidant à différents emplacements physiques dans l'appareil de traitement de données, et une circuiterie d'historique de fautes pour détecter des fautes transitoires locales survenant dans chaque élément de stockage, et pour maintenir des données d'historique de fautes transitoires globales sur la base des fautes transitoires locales détectées. Une circuiterie d'analyse surveille ensuite les données d'historique de fautes transitoires globales de manière à déterminer, sur la base de critères prédéterminés, si les données d'historique de fautes transitoires globales sont indicatives de fautes transitoires aléatoires survenant dans l'appareil de traitement de données, ou sont indicatives d'une attaque par injection de fautes transitoires coordonnée. La circuiterie d'analyse est ensuite configurée pour lancer une contre-mesure lors de la détermination d'une attaque par injection de fautes transitoires coordonnée. Une telle approche procure un mécanisme simple et efficace pour faire la distinction entre des fautes transitoires aléatoires qui peuvent naturellement survenir et une attaque par injection de fautes transitoires coordonnée qui peut être lancée dans une tentative de contournement de la sécurité de l'appareil de traitement de données.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)