WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013052370) RÉDUCTION AU MINIMUM DES STUBS POUR MONTAGES À CONNEXIONS DES FILS À DÉS MULTIPLES AVEC FENÊTRES PARALLÈLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2013/052370 N° de la demande internationale : PCT/US2012/057895
Date de publication : 11.04.2013 Date de dépôt international : 28.09.2012
CIB :
H01L 25/065 (2006.01) ,H01L 23/49 (2006.01) ,G11C 5/04 (2006.01) ,G11C 5/06 (2006.01) ,H01L 23/13 (2006.01) ,H01L 25/10 (2006.01) ,H01L 23/31 (2006.01)
Déposants : INVENSAS CORPORATION[US/US]; 2702 Orchard Parkway San Jose, CA 95134, US
Inventeurs : CRISP, Richard, Dewitt; US
ZOHNI, Wael; US
HABA, Belgacem; US
LAMBRECHT, Frank; US
Mandataire : KARLIN, David; Lerner, David, Littenberg, Krumholz & Mentlik, LLP 600 South Avenue West Westfield, NJ 07090, US
Données relatives à la priorité :
13/337,56527.12.2011US
13/337,57527.12.2011US
61/542,55303.10.2011US
Titre (EN) STUB MINIMIZATION FOR MULTI-DIE WIREBOND ASSEMBLIES WITH PARALLEL WINDOWS
(FR) RÉDUCTION AU MINIMUM DES STUBS POUR MONTAGES À CONNEXIONS DES FILS À DÉS MULTIPLES AVEC FENÊTRES PARALLÈLES
Abrégé : front page image
(EN) A microelectronic package 10 can include a substrate 20 having first and second surfaces 21, 22 and first and second apertures 26a, 26b extending therebetween, first and second microelectronic elements 30a, 30b each having a surface 31 facing the first surface, and terminals 25a exposed at the second surface in a central region 23 thereof. The apertures 26a, 26b can have first and second parallel axes 29a, 29b extending in directions of the lengths of the respective apertures. The central region 23 of the second surface 22 can be disposed between the first and second axes 29a, 29b. The terminals 725a can include a first set 715a disposed on a first side of a theoretical third axis 729c and a second set 715b disposed on a second side of the third axis opposite from the first side. The signal assignments of the first terminals 725a in the first set 715a can be a mirror image of the signal assignments of the first terminals in the second set 715b.
(FR) Un boîtier micro-électronique (10) peut comprendre un substrat (20) possédant des première et deuxième surfaces (21, 22) et une première et deuxième ouverture (26a, 26b) s'étendant entre celles-ci, des premier et deuxième éléments micro-électroniques (30a, 30b) possédant chacun une surface (31) faisant face à la première surface, et des bornes (25a) exposées au niveau de la deuxième surface dans une région centrale (23) de celle-ci. Les ouvertures (26a, 26b) peuvent posséder des premier et deuxième axes parallèles (29a, 29b) s'étendant dans le sens de la longueur des ouvertures respectives. La région centrale (23) de la deuxième surface (22) peut être disposée entre les premier et deuxième axes (29a, 29b). Les bornes (725a) peuvent comprendre un premier ensemble (715a) disposé sur un premier côté d'un troisième axe théorique (729c) et un deuxième ensemble (715b) disposé sur un deuxième côté du troisième axe opposé au premier côté. Les attributions de signal des premières bornes (725a) du premier ensemble (715a) peuvent être une image miroir des attributions de signal des première bornes du deuxième ensemble (715b).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)