WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013052061) MÉMOIRE À MAPPAGE PERSISTANT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/052061    N° de la demande internationale :    PCT/US2011/055226
Date de publication : 11.04.2013 Date de dépôt international : 07.10.2011
CIB :
G06F 12/02 (2006.01), G06F 13/16 (2006.01)
Déposants : HEWLETT-PACKARD DEVELOPMENT COMPANY , L.P. [US/US]; 11445 Compaq Center Drive W Houston, Texas 77070 (US) (Tous Sauf US).
GOSTIN, Gary [US/US]; (US) (US Seulement).
WARNER, Craig [US/US]; (US) (US Seulement).
BOCKHAUS, John W. [US/US]; (US) (US Seulement)
Inventeurs : GOSTIN, Gary; (US).
WARNER, Craig; (US).
BOCKHAUS, John W.; (US)
Mandataire : SEGARRA, Roosevelt; Hewlett-Packard Company Intellectual Property Administration 3404 E. Harmony Road Mail Stop 35 Fort Collins, Colorado 80528 (US)
Données relatives à la priorité :
Titre (EN) MAPPING PERSISTENT STORAGE
(FR) MÉMOIRE À MAPPAGE PERSISTANT
Abrégé : front page image
(EN)A computer apparatus and related method to access storage is provided. In one aspect, a controller maps an address range of a data block of storage into an accessible memory address range of at least one of a plurality of processors. In a further aspect, the controller ensures that copies of the data block cached in a plurality of memories by a plurality of processors are consistent
(FR)La présente invention concerne un appareil informatique et un procédé correspondant d'accès à une mémoire de stockage. Dans un aspect de l'invention, un contrôleur mappe une plage d'adresses d'un bloc de données de mémoire de stockage en une plage d'adresses de mémoire accessible de l'un au moins des processeurs d'une pluralité de processeurs. Dans un autre aspect de l'invention, le contrôleur fait en sorte que les copies du bloc de mémoire mises en antémémoire dans une pluralité de mémoires par une pluralité de processeurs restent cohérentes.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)