WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013046574) CIRCUIT DE RÉCEPTION ET RÉCEPTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/046574    N° de la demande internationale :    PCT/JP2012/005800
Date de publication : 04.04.2013 Date de dépôt international : 12.09.2012
CIB :
H04B 1/16 (2006.01), H04B 1/30 (2006.01)
Déposants : PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (Tous Sauf US).
KITAMURA, Ryo; (US Seulement)
Inventeurs : KITAMURA, Ryo;
Mandataire : HASHIMOTO, Kimihide; Eikoh Patent Firm, Toranomon East Bldg. 10F, 7-13, Nishi-Shimbashi 1-chome, Minato-ku, Tokyo 1050003 (JP)
Données relatives à la priorité :
2011-209655 26.09.2011 JP
Titre (EN) RECEPTION CIRCUIT AND RECEIVER
(FR) CIRCUIT DE RÉCEPTION ET RÉCEPTEUR
(JA) 受信回路及び受信機
Abrégé : front page image
(EN)VGAs (3, 5) amplify reception signals of a base band using predetermined gains. HPFs (4, 6) block reception signals in bands less than a first cut-off frequency (fc_norm) among the amplified reception signals. An ADC (7) converts output signals from the HPFs (4, 6) by AD conversion and outputs digital reception signals. An AGC control unit (9) outputs a gain code (DVGA) corresponding to the predetermined gain in the VGAs (3, 5). A VGA gain correction unit (10) adjusts the gains of the VGAs (3, 5) by a predetermined amount.
(FR)La présente invention se rapporte à une solution technique caractérisée en ce que : des VGA (3, 5) amplifient des signaux de réception d'une bande de base au moyen de gains prédéterminés ; des HPF (4, 6) bloquent des signaux de réception dans les bandes de fréquences inférieures à une première fréquence de coupure (fc_norm) parmi les signaux de réception amplifiés ; un ADC (7) convertit des signaux de sortie délivrés par les HPF (4, 6) via une conversion AD et délivre ainsi en sortie des signaux de réception numériques ; un module de contrôle d'AGC (9) délivre en sortie un code de gain (DVGA) qui correspond au gain prédéterminé dans les VGA (3, 5) ; et un module de correction de gain de VGA (10) ajuste le gain des VGA (3, 5) selon une quantité prédéterminée.
(JA) VGA3,5は、所定のゲインを用いて、ベースバンドの受信信号を増幅する。HPF4,6は、増幅された受信信号のうち、第1カットオフ周波数fc_norm未満の帯域の受信信号を遮断する。ADC7は、HPF4,6の出力信号をAD変換してデジタルの受信信号を出力する。AGC制御部9は、VGA3,5における所定のゲインに対応するゲインコードDVGAを出力する。VGAゲイン補正部10は、VGA3,5のゲインを所定量調整する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)