WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013046303) CIRCUIT AMPLIFICATEUR ET PROCÉDÉ DE PRODUCTION ET DE SORTIE POUR CIRCUIT AMPLIFICATEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/046303    N° de la demande internationale :    PCT/JP2011/071906
Date de publication : 04.04.2013 Date de dépôt international : 26.09.2011
CIB :
H03F 3/68 (2006.01), H03F 3/217 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (Tous Sauf US).
SHI, Huan [CN/JP]; (JP) (US Seulement).
MURATA, Hisanori [JP/JP]; (JP) (US Seulement)
Inventeurs : SHI, Huan; (JP).
MURATA, Hisanori; (JP)
Mandataire : ITOH, Tadahiko; 16th Floor, Marunouchi MY PLAZA (Meiji Yasuda Seimei Building), 1-1, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1000005 (JP)
Données relatives à la priorité :
Titre (EN) AMPLIFIER CIRCUIT AND OUTPUT AND GENERATION METHOD FOR AMPLIFIER CIRCUIT
(FR) CIRCUIT AMPLIFICATEUR ET PROCÉDÉ DE PRODUCTION ET DE SORTIE POUR CIRCUIT AMPLIFICATEUR
(JA) アンプ回路及びアンプ回路の出力生成方法
Abrégé : front page image
(EN)In the present invention, an amplifier circuit comprises the following: a digital amplifier that amplifies an input signal and outputs a first output signal; an analog amplifier that amplifies an input signal and outputs a second output signal; a determination circuit that outputs a determination signal which is in accordance with the frequency of the input signal; and a selection circuit that selects, in accordance with the determination signal, either the first output signal or the second output signal and outputs the same.
(FR)La présente invention concerne un circuit amplificateur qui comprend : un amplificateur numérique qui amplifie un signal d'entrée et produit un premier signal de sortie ; un amplificateur analogique qui amplifie un signal d'entrée et produit un second signal de sortie ; un circuit de détermination qui produit un signal de détermination qui dépend de la fréquence du signal d'entrée ; et un signal de sélection qui, en fonction du signal de détermination, choisit soit le premier signal de sortie, soit le second signal de sortie pour le produire en sortie.
(JA) アンプ回路は、入力信号を増幅して第1の出力信号を出力するデジタルアンプと、入力信号を増幅して第2の出力信号を出力するアナログアンプと、入力信号の周波数に応じた判定信号を出力する判定回路と、第1の出力信号と第2の出力信号との何れかを判定信号に応じて選択して出力する選択回路とを含む。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)