Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2012009291 - GÉNÉRATEUR AUTOMATIQUE DE CIRCUITS INTÉGRÉS OPTIMAUX À PARTIR D'ALGORITHMES ET D'UNE SPÉCIFICATION

Numéro de publication WO/2012/009291
Date de publication 19.01.2012
N° de la demande internationale PCT/US2011/043603
Date du dépôt international 11.07.2011
CIB
G06F 17/50 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
17Équipement ou méthodes de traitement de données ou de calcul numérique, spécialement adaptés à des fonctions spécifiques
50Conception assistée par ordinateur
CPC
G06F 30/30
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
G06F 30/33
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
32Circuit design at the digital level
33Design verification, e.g. functional simulation or model checking
Déposants
  • ALGOTOCHIP CORPORATION [US/US]; 530 Lakeside Drive Suite 250 Sunnyvale, CA 94085-4064, US (AllExceptUS)
  • PADMANABHAN, Satish [US/US]; US (UsOnly)
  • NG, Pius [US/US]; US (UsOnly)
  • PANDURANGAN, Anand [IN/IN]; IN (UsOnly)
  • KADIYALA, Suresh [US/US]; US (UsOnly)
  • DURBHA, Ananth [US/US]; US (UsOnly)
  • SHIGIHARA, Tak [US/US]; US (UsOnly)
Inventeurs
  • PADMANABHAN, Satish; US
  • NG, Pius; US
  • PANDURANGAN, Anand; IN
  • KADIYALA, Suresh; US
  • DURBHA, Ananth; US
  • SHIGIHARA, Tak; US
Mandataires
  • JAFFER, David H.; Pillsbury Winthrop Shaw Pittman LLP Intellectual Property Group P.O.Box 10500 McLean, VA 22102, US
Données relatives à la priorité
12/835,60313.07.2010US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) AUTOMATIC OPTIMAL INTEGRATED CIRCUIT GENERATOR FROM ALGORITHMS AND SPECIFICATION
(FR) GÉNÉRATEUR AUTOMATIQUE DE CIRCUITS INTÉGRÉS OPTIMAUX À PARTIR D'ALGORITHMES ET D'UNE SPÉCIFICATION
Abrégé
(EN)
Systems and methods are disclosed to automatically design a custom integrated circuit includes receiving a specification of the custom integrated circuit including computer readable code and one or more constraints on the custom integrated circuit; automatically devising a processor architecture and generating a processor chip specification uniquely customized to the computer readable code which satisfies the constraints; and synthesizing the chip specification into a layout of the custom integrated circuit.
(FR)
L'invention concerne des systèmes et des procédés permettant de concevoir automatiquement un circuit intégré personnalisé. Les procédés comprennent les étapes consistant à : recevoir une spécification du circuit intégré personnalisé, qui inclut un code lisible par ordinateur et une ou plusieurs contraintes relatives au circuit intégré personnalisé; concevoir automatiquement une architecture de processeur et produire une spécification de puce de processeur personnalisée de manière unique par rapport au code lisible par ordinateur, et qui répond aux contraintes; et synthétiser la spécification de puce afin d'obtenir une topologie du circuit intégré personnalisé.
Dernières données bibliographiques dont dispose le Bureau international