Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2011163544) CIRCUIT INTÉGRÉ EN SURFACE POUR TRANSMISSION DE PUISSANCE, ET PROCÉDÉ DE FABRICATION ASSOCIÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2011/163544 N° de la demande internationale : PCT/US2011/041738
Date de publication : 29.12.2011 Date de dépôt international : 24.06.2011
CIB :
H01F 38/14 (2006.01) ,H02J 5/00 (2006.01)
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
F
AIMANTS; INDUCTANCES; TRANSFORMATEURS; EMPLOI DE MATÉRIAUX SPÉCIFIÉS POUR LEURS PROPRIÉTÉS MAGNÉTIQUES
38
Adaptations de transformateurs ou d'inductances à des applications ou des fonctions spécifiques
14
Couplages inductifs
H ÉLECTRICITÉ
02
PRODUCTION, CONVERSION OU DISTRIBUTION DE L'ÉNERGIE ÉLECTRIQUE
J
CIRCUITS OU SYSTÈMES POUR L'ALIMENTATION OU LA DISTRIBUTION D'ÉNERGIE ÉLECTRIQUE; SYSTÈMES POUR L'ACCUMULATION D'ÉNERGIE ÉLECTRIQUE
5
Circuits pour le transfert de puissance électrique entre réseaux à courant alternatif et réseaux à courant continu
Déposants :
CATLIN, Michael [US/US]; US (UsOnly)
JOHNSON CONTROLS TECHNOLOGY COMPANY [US/US]; 915 E. 32nd Street Holland, MI 49423, US (AllExceptUS)
Inventeurs :
CATLIN, Michael; US
Mandataire :
SIMS, Norman, L.; Dobrusin & Thennisch PC 29 W. Lawrence Street, Suite 210 Pontiac, MI 48342, US
Données relatives à la priorité :
61/358,01624.06.2010US
Titre (EN) SURFACE INTEGRATED CIRCUIT FOR POWER TRANSMISSION AND METHOD OF MANUFACTURE
(FR) CIRCUIT INTÉGRÉ EN SURFACE POUR TRANSMISSION DE PUISSANCE, ET PROCÉDÉ DE FABRICATION ASSOCIÉ
Abrégé :
(EN) A trim component comprising a decorative layer and an electrical circuit path positioned on the B (i.e., back or hidden) surface of the decorative layer, the electrical circuit path comprising conductive ink/paint in a geometric configuration suitable for transmitting wireless power. The trim component can further comprise a protective layer positioned such that the electrical circuit path is at least partially enclosed between the decorative layer and the protective layer.
(FR) La présente invention concerne un composant de garniture, comprenant une couche décorative et un tracé de circuit électrique positionné sur la surface B (c'est-à-dire, arrière ou cachée) de la couche décorative, le tracé de circuit électrique comprenant une encre/peinture conductrice présentant une configuration géométrique appropriée à la transmission de puissance sans fil. Le composant de garniture peut en outre comprendre une couche protectrice positionnée de façon à ce que le tracé de circuit électrique soit, au moins en partie, confiné entre la couche décorative et la couche protectrice.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)