WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011162963) MÉCANISME DISTRIBUÉ D'ALIMENTATION ÉLECTRIQUE POUR ÉCHELONNEMENT DE TENSION SUR LA PUCE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/162963    N° de la demande internationale :    PCT/US2011/039704
Date de publication : 29.12.2011 Date de dépôt international : 09.06.2011
CIB :
G05F 1/565 (2006.01), G05F 1/575 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95052 (US) (Tous Sauf US).
TRIVEDI, Malay [IN/US]; (US) (US Seulement).
KIM, Tong H. [US/US]; (US) (US Seulement)
Inventeurs : TRIVEDI, Malay; (US).
KIM, Tong H.; (US)
Mandataire : AUYEUNG, Aloysius T.C.; Schwabe, Williamson & Wyatt Pacwest Center 1211 SW 5th Avenue, Suite 1600-1900 Portland, Oregon 97204 (US)
Données relatives à la priorité :
12/824,134 25.06.2010 US
Titre (EN) DISTRIBUTED POWER DELIVERY SCHEME FOR ON-DIE VOLTAGE SCALING
(FR) MÉCANISME DISTRIBUÉ D'ALIMENTATION ÉLECTRIQUE POUR ÉCHELONNEMENT DE TENSION SUR LA PUCE
Abrégé : front page image
(EN)A high-speed low dropout (HS-LDO) voltage regulation circuit suitable to enable a power gate unit to produce a variable voltage signal based on the load of a processor is disclosed herein. In various embodiments, selection logic may dynamically enable or disable the HS-LDO circuit to allow the power gate unit to operate under a fully-on or fully-off mode. Other embodiments may be disclosed or claimed.
(FR)L'invention concerne un circuit de régulation de tension à grande vitesse et à faible tension de déclenchement (HS-LDO), qui convient pour valider une unité de porte de puissance afin de produire un signal de tension variable sur la base de la charge d'un processeur. Dans différents modes de réalisation, une logique de sélection peut valider ou inhiber dynamiquement le circuit HS-LDO afin de permettre à l'unité de porte de puissance de fonctionner dans un mode de marche complète ou d'arrêt complet. D'autres modes de réalisation peuvent être présentés ou revendiqués.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)