WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011162923) GÉNÉRATEUR DE FORME D'ONDE DANS UN SYSTÈME MULTIPUCE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2011/162923 N° de la demande internationale : PCT/US2011/038851
Date de publication : 29.12.2011 Date de dépôt international : 02.06.2011
CIB :
H04L 7/033 (2006.01) ,G06F 1/02 (2006.01) ,H04L 25/14 (2006.01) ,H03L 7/081 (2006.01)
Déposants : KATZ, David, J.[US/US]; US (UsOnly)
REID, Stephen, R.[US/US]; US (UsOnly)
RAYTHEON COMPANY[US/US]; 870 Winter Street Waltham, MA 02451-1449, US (AllExceptUS)
Inventeurs : KATZ, David, J.; US
REID, Stephen, R.; US
Mandataire : MOOSEY, Anthony, T.; Daly, Crowley, Mofford & Durkee, LLP Suite 301A 354A Turnpike St. Canton, MA 02021, US
Données relatives à la priorité :
12/821,73723.06.2010US
Titre (EN) A WAVEFORM GENERATOR IN A MULTI-CHIP SYSTEM
(FR) GÉNÉRATEUR DE FORME D'ONDE DANS UN SYSTÈME MULTIPUCE
Abrégé : front page image
(EN) In one aspect, an integrated circuit (IC) system includes a receiver IC configured to receive a first clock signal and includes a feedback circuit configured to provide a feedback signal to a driver IC. The IC system also includes the driver IC configured to receive a second clock signal and includes a waveform generator configured to provide synthesized waveforms from DC to K-band, a serializer/deserializer (SERDES) to receive data from the waveform generator and to provide the signal to the receiver IC and a phase selection circuit to provide a phase selection signal to the first integrated circuit based on the feedback signal. The phase selection signal calibrates the signal from the SERDES and provides phase correction to the SERDES.
(FR) Selon un aspect, un système à circuit intégré (IC) comprend un IC récepteur configuré pour recevoir un premier signal d'horloge et comprend un circuit à rétroaction configuré pour fournir un signal de réaction à un IC pilote. Le système IC inclut également l'IC pilote configuré pour recevoir un deuxième signal d'horloge et inclut un générateur de forme d'onde configuré pour fournir des formes d'onde synthétisées depuis DC jusqu'à la bande K, un sérialiseur/désérialiseur (SERDES) adapté pour recevoir des données à partir du générateur de forme d'onde et pour fournir le signal à l'IC récepteur et un circuit de sélection de phase adapté pour fournir un signal de sélection de phase au premier circuit intégré en se basant sur le signal de réaction. Le signal de sélection de phase étalonne le signal obtenu à partir du SERDES et fournit une correction de phase au SERDES.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)