WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011162116) DISPOSITIF À SEMI-CONDUCTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/162116    N° de la demande internationale :    PCT/JP2011/063461
Date de publication : 29.12.2011 Date de dépôt international : 13.06.2011
CIB :
H03K 19/173 (2006.01)
Déposants : TAIYO YUDEN CO.,LTD. [JP/JP]; 16-20, Ueno 6-chome, Taito-ku, Tokyo 1100005 (JP) (Tous Sauf US).
ISHIGURO ,takashi [JP/JP]; (JP) (US Seulement).
SATO ,masayuki [JP/JP]; (JP) (US Seulement).
HIRONAKA ,tetsuo [JP/JP]; (JP) (US Seulement).
INAGI ,masato [JP/JP]; (JP) (US Seulement).
SHIMAZAKI ,hitoshi [JP/JP]; (JP) (US Seulement)
Inventeurs : ISHIGURO ,takashi; (JP).
SATO ,masayuki; (JP).
HIRONAKA ,tetsuo; (JP).
INAGI ,masato; (JP).
SHIMAZAKI ,hitoshi; (JP)
Données relatives à la priorité :
2010-144237 24.06.2010 JP
2010-144240 24.06.2010 JP
2010-144238 24.06.2010 JP
2011-012427 24.01.2011 JP
Titre (EN) SEMICONDUCTOR DEVICE
(FR) DISPOSITIF À SEMI-CONDUCTEUR
(JA) 半導体装置
Abrégé : front page image
(EN)Disclosed is a semiconductor device which is intended to reduce the total number of storage element blocks that constitute a desired logic circuit. The semiconductor device includes N address lines (N is an integer equal to two or more), N data lines, and a plurality of storage sections. Each of the storage sections includes an address decoder for decoding an address supplied via the N address lines to output a word select signal to word lines; and a plurality of storage elements which are connected to the word lines and the data lines, each store data that constitutes a truth table, and input or output the data via the data lines in accordance with the word select signal supplied via the word lines. The semiconductor device is adapted such that the N address lines for the storage sections are connected to the respective data lines of other N ones of the storage sections, while the N data lines for the storage sections are connected to the respective address lines of other N ones of the storage sections.
(FR)L'invention concerne un dispositif à semi-conducteur qui permet de réduire le nombre total de blocs d'éléments de stockage formant un circuit logique voulu. Le dispositif à semi-conducteur comprend N lignes d'adresse (N étant un entier supérieur ou égal à deux), N lignes de données et plusieurs sections de stockage. Chaque section de stockage comprend un décodeur d'adresse afin de décoder une adresse fournie via les N lignes d'adresse afin d'émettre un signal de sélection de mot vers des lignes de mot, et plusieurs éléments de stockage qui sont connectés aux lignes de mot et aux lignes de données, qui stockent chacun des données constituant une table de définition, et qui reçoivent ou émettent les données via les lignes de données en fonction du signal de sélection de mot fourni via les lignes de mot. Le dispositif à semi-conducteur est conçu de sorte que les N lignes d'adresse pour les sections de stockage sont connectées aux lignes de données respectives de N autres sections de stockage, tandis que les N lignes de données pour les sections de stockage sont connectées aux lignes d'adresse respectives des N autres sections de stockage.
(JA)【課題】所望の論理回路を構成する記憶素子ブロックの総量を減らすことを図る。 【解決手段】N(Nは、2以上の整数)本のアドレス線と、N本のデータ線と、複数の記憶部であって、各記憶部は、前記N本のアドレス線から入力されるアドレスをデコードしてワード線にワード選択信号を出力するアドレスデコーダと、前記ワード線とデータ線に接続し、真理値表を構成するデータをそれぞれ記憶し、前記ワード線から入力される前記ワード選択信号により、前記データを前記データ線に入出力する複数の記憶素子を有する、複数の記憶部と、を備え、前記記憶部のN本のアドレス線は、前記記憶部の他のN個の記憶部のデータ線に、それぞれ接続するとともに、前記記憶部のN本のデータ線は、前記記憶部の他のN個の記憶部のアドレス線に、それぞれ接続する半導体装置が提供される。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)