WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011155740) GESTIONNAIRE DE MÉMOIRE CACHE BASÉ SUR UN DISPOSITIF DE STOCKAGE À SEMI-CONDUCTEURS ET SON PROCÉDÉ DE FABRICATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/155740    N° de la demande internationale :    PCT/KR2011/004117
Date de publication : 15.12.2011 Date de dépôt international : 07.06.2011
CIB :
G06F 12/00 (2006.01), G06F 12/08 (2006.01)
Déposants : TAEJIN INFOTECH CO., LTD [KR/KR]; 2F Namkyung Bldg. Yongsan-ku, 37 Seobinggo-dong Seoul 140-240 (KR) (Tous Sauf US).
CHO, Byungcheol [KR/KR]; (KR) (US Seulement)
Inventeurs : CHO, Byungcheol; (KR)
Mandataire : JEONG, Hwoi Hwan; Suite 713, Cheongsa Offistel 915 Dunsan-dong, Seo-gu Daejeon 302-120 (KR)
Données relatives à la priorité :
12/816,508 09.06.2010 US
Titre (EN) CACHE MANAGER BASED ON A SEMICONDUCTOR STORAGE DEVICE AND METHOD FOR MANUFACTURING SAME
(FR) GESTIONNAIRE DE MÉMOIRE CACHE BASÉ SUR UN DISPOSITIF DE STOCKAGE À SEMI-CONDUCTEURS ET SON PROCÉDÉ DE FABRICATION
(KO) 반도체 저장 장치 기반 캐시 관리자 및 그 생산 방법
Abrégé : front page image
(EN)The present invention relates to a cache manager based on a semiconductor storage device, and a method for manufacturing same. The cache manager based on a semiconductor storage device includes: a cache adjustor; a set of cache meta data units combined with the cache adjustor; a set of cache algorithms using the set of cache meta data units to determine an optimized cache calculation; a cache adaptive manager combined with the cache adjustor; and a monitoring manager combined with the cache adaptive manager.
(FR)La présente invention concerne un gestionnaire de mémoire cache basé sur un dispositif de stockage à semi-conducteurs et son procédé de fabrication. Le gestionnaire de mémoire cache basé sur un dispositif de stockage à semi-conducteurs comporte: un dispositif de réglage de mémoire cache; un ensemble d'unités de métadonnées de mémoire cache combiné avec le dispositif de réglage de mémoire cache; un ensemble d'algorithmes de mémoire cache utilisant l'ensemble d'unités de métadonnées de mémoire cache pour déterminer un calcul de mémoire cache optimisée; un gestionnaire adaptatif de mémoire cache combiné avec le dispositif de réglage de mémoire cache; et un gestionnaire de contrôle combiné avec le gestionnaire adaptatif de mémoire cache.
(KO)본 발명은 반도체 저장 장치 기반의 캐시 관리자 및 그 생산 방법에 관한 것으로, 더욱 상세하게는 캐시 조절기; 캐시 조절기에 결합되는 한 세트의 캐시 메타 데이터부; 최적의 캐시 연산을 결정하기 위해 상기 한 세트의 캐시 메타 데이터부를 이용하는 한 세트의 캐시 알고리즘; 상기 캐시 조절기에 결합되는 캐시 적응 관리자; 및 상기 캐시 적응 관리자에 결합되는 모니터링 관리자를 포함하는 것을 특징으로 하는 반도체 저장 장치 기반 캐시 관리자 및 그 생산 방법에 관한 것이다.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : coréen (KO)
Langue de dépôt : coréen (KO)