WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011126896) OSCILLATEUR DE RELAXATION ÉTALONNÉ, UTILISANT UNE PLL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/126896    N° de la demande internationale :    PCT/US2011/030556
Date de publication : 13.10.2011 Date de dépôt international : 30.03.2011
CIB :
H03L 7/099 (2006.01), H03K 3/011 (2006.01), H03K 3/023 (2006.01)
Déposants : SanDiskTechnologies Inc. [US/US]; Two Legacy Town Center 6900 North Dallas Parkway Plano, Texas 75024 (US) (Tous Sauf US).
PANCHOLI, Deepak [IN/IN]; (IN) (US Seulement).
ODEDARA, Bhavin [IN/IN]; (IN) (US Seulement).
PRASAD, Naidu [IN/IN]; (IN) (US Seulement).
BOJJA, Srikanth [IN/IN]; (IN) (US Seulement).
SABBINENI, Srinivasa Rao [IN/IN]; (IN) (US Seulement).
NARADASI, Jayaprakash [IN/IN]; (IN) (US Seulement)
Inventeurs : PANCHOLI, Deepak; (IN).
ODEDARA, Bhavin; (IN).
PRASAD, Naidu; (IN).
BOJJA, Srikanth; (IN).
SABBINENI, Srinivasa Rao; (IN).
NARADASI, Jayaprakash; (IN)
Mandataire : CLEVELAND, Michael G.; 505 Montgomery Street, Suite 800 San Francisco, California 94111 (US)
Données relatives à la priorité :
12/754,836 06.04.2010 US
Titre (EN) CALIBRATED RELAXATION OSCILLATOR USING A PLL
(FR) OSCILLATEUR DE RELAXATION ÉTALONNÉ, UTILISANT UNE PLL
Abrégé : front page image
(EN)A technique and corresponding circuitry are presented for a process independent, self-calibrating relaxation based clock source. The technique and circuitry presented here can reduce the time and cost needed for calibration significantly. The relaxation based clock source produces a clock signal whose frequency is dependent upon a trim value. Starting from an initial trim value, the clock signal is generated, its frequency is compared with a reference clock frequency value, and the trim value is correspondingly adjusted up or down a bit at a time. After this process has continued for a while, min-max logic is used to determine the maximum and minimum trim values and, based on these, the final trim value for the clock is set. This calibration process can also be used to extract whether, and by how much, the implementation on silicon of a particular chip lies in the fast or slow process corners.
(FR)L'invention concerne une technique et des circuits correspondant pour une source d'horloge de type relaxation, à étalonnage automatique et indépendante du processus. La technique et les circuits présentés permettent de réduire significativement le temps et le coût nécessaires pour l'étalonnage. La source d'horloge de type relaxation produit un signal d'horloge dont la fréquence dépend d'une valeur d'ajustement. En partant d'une valeur d'ajustement initiale, le signal d'horloge est généré, sa fréquence est comparée avec une valeur de fréquence d'horloge de référence et la valeur d'ajustement est corrigée d'un bit à la fois vers le haut ou vers le bas. Lorsque ce processus a été exécuté pendant un certain temps, une logique mini-maxi est utilisée pour déterminer les valeurs d'ajustement minimale et maximale et, sur cette base, la valeur d'ajustement finale de l'horloge est déterminée. Ce processus d'étalonnage peut également être utilisé pour déterminer si la mise en œuvre sur silicium d'une puce particulière se situe du côté rapide ou lent, et de combien.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)