WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011122539) CIRCUIT DE RETARD POUR DÉMODULATION DE TYPE PLC
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/122539    N° de la demande internationale :    PCT/JP2011/057578
Date de publication : 06.10.2011 Date de dépôt international : 28.03.2011
CIB :
G02B 6/122 (2006.01), G02F 2/00 (2006.01), H04B 10/67 (2013.01)
Déposants : FURUKAWA ELECTRIC CO.,LTD. [JP/JP]; 2-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008322 (JP) (Tous Sauf US).
KAWASHIMA, Hiroshi [JP/JP]; (JP) (US Seulement).
NARA, Kazutaka [JP/JP]; (JP) (US Seulement)
Inventeurs : KAWASHIMA, Hiroshi; (JP).
NARA, Kazutaka; (JP)
Mandataire : MATSUSHITA, Makoto; Apuri Shinyokohama Building 5F., 2-5-19, Shinyokohama, Kohoku-ku, Yokohama-shi, Kanagawa 2220033 (JP)
Données relatives à la priorité :
2010-077635 30.03.2010 JP
Titre (EN) DELAY CIRCUIT FOR PLC TYPE DEMODULATION
(FR) CIRCUIT DE RETARD POUR DÉMODULATION DE TYPE PLC
(JA) PLC型復調用遅延回路
Abrégé : front page image
(EN)Disclosed is a delay circuit which is for PLC type demodulation and which is not easily affected by the positional dependence of the polarisation conversion efficiency of a wavelength plate. The circuit can also easily achieve excellent characteristics at both MZIs simultaneously, and can bring about a reduction in costs. A delay circuit (1) for PLC type demodulation has a planar lightwave circuit (1A), which is on a single PLC chip (1B) and which demodulates an optical signal which has undergone DQPSK modulation, and is provided with: an optical branching device (3) which branches the optical signal (DQPSK signal) which has undergone DQPSK modulation into two; and first and second MZIs (4, 5) which delay each of the branched DQPSK signals by 1 bit, and interfere with the signals. The delay circuit also has a wavelength plate (47) which is arranged at a central point between a first and a second arm waveguide (8, 9) of a first MZI (4), and a first and a second arm waveguide (12, 13) of a second MZI (5) so as to intersect with all the four arm waveguides (8, 9, 12, 13), with the four arm waveguides being in close proximity to the part where the wavelength plate (47) is provided.
(FR)Circuit de retard pour démodulation de type PLC (circuit d'onde lumineuse planaire/PLC) qui n'est que peu affecté par la dépendance positionnelle pour l'efficacité de conversion de polarisation d'une plaque de longueur d'onde. Ce circuit apportent également d'excellents caractéristiques pour les deux interféromètres de Mach-Zender (ZI) simultanément et rend possible une diminution des coûts. Un circuit de retard (1) pour démodulation PLC comprend : un circuit à ondes lumineuses planaires (1A) implanté sur une puce unique (B), qui démodule un signal optique après modulation DQPSK et qui comprend : un dispositif optique en fourche (3) qui subdivise le signal optique (signal DQPSK) en deux après modulation DQPSK ; un premier et un second MZI (4, 5) qui retardent chacun des signaux DQPSK divisés de 1 bit ; et interfèrent avec ces signaux. Le circuit de retard comporte également une plaque de longueur d'onde (47) qui est disposée en un point central entre un premier et un second bras de guide d'onde (12, 13) d'un second MZI (5) de manière à couper les quatre bras de guide d'onde (8, 9, 12, 13), ces quatre bras de guide d'onde se trouvant à proximité immédiate du point de positionnement de la plaque de guide d'onde (47).
(JA) 波長板の偏波変換効率の位置依存性の影響を受けにくく、両方のMZIで同時に良好な特性を実現しやすく、かつ低コスト化を図れるPLC型復調用遅延回路を提供する。一つのPLCチップ1B上に、DQPSK変調された光信号を復調させる平面光波回路1Aが形成されたPLC型復調用遅延回路1は、DQPSK変調された光信号(DQPSK信号)を2分岐する光分岐器3と、分岐されたDQPSK信号をそれぞれ1ビット遅延させて干渉させる第一及び第二のMZI4,5と、を備え、第一のMZI4の第一及び第二のアーム導波路8,9及び第二のMZI5の第一及び第二のアーム導波路12,13の中央部に、四本のアーム導波路8,9,12,13全てと交差するように設置された波長板47を有し、四本のアーム導波路は波長板47が設けられた部分で近接している
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)