WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010090696) DÉCALAGE D'ADRESSE LOGIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/090696    N° de la demande internationale :    PCT/US2010/000095
Date de publication : 12.08.2010 Date de dépôt international : 15.01.2010
CIB :
G06F 12/02 (2006.01)
Déposants : MICRON TECHNOLOGY, INC. [US/US]; 8000 S Federal Way Boise, ID 83716-9632 (US) (Tous Sauf US).
ASNAASHARI, Mehdi [US/US]; (US) (US Seulement).
BENSON, William, E. [US/US]; (US) (US Seulement)
Inventeurs : ASNAASHARI, Mehdi; (US).
BENSON, William, E.; (US)
Mandataire : KERN, Jacob, T.; Brooks, Cameron & Huebsch, PLLC 1221 Nicollet Avenue, Suite 500 Minneapolis, MN 55403 (US)
Données relatives à la priorité :
12/356,765 21.01.2009 US
Titre (EN) LOGICAL ADDRESS OFFSET
(FR) DÉCALAGE D'ADRESSE LOGIQUE
Abrégé : front page image
(EN)The present disclosure includes methods, devices, and systems for a logical address offset. One method embodiment includes detecting a memory unit formatting operation. Subsequently, in response to detecting the formatting operation, the method includes inspecting format information on the memory unit, calculating a logical address offset, and applying the offset to a host logical address.
(FR)La présente invention concerne des procédés, des dispositifs et des systèmes de décalage d'adresse logique. Un mode de réalisation d'un procédé selon l'invention comporte une étape consistant à détecter une opération de formatage d'une unité de mémoire. Ensuite, en réponse à la détection de l'opération de formatage, le procédé comporte les étapes consistant à examiner des informations de format sur l'unité de mémoire, à calculer un décalage d'adresse logique et à appliquer le décalage à une adresse logique d'hôte.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)