WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010090135) DISPOSITIF DE TRAITEMENT DE SIGNAL ET DISPOSITIF DE PHOTODÉTECTION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/090135    N° de la demande internationale :    PCT/JP2010/051226
Date de publication : 12.08.2010 Date de dépôt international : 29.01.2010
CIB :
H01L 31/10 (2006.01), G01J 1/44 (2006.01), G01T 1/17 (2006.01), G01T 1/20 (2006.01), G01T 7/00 (2006.01), H04N 5/335 (2011.01), H04N 5/357 (2011.01), H04N 5/369 (2011.01), H04N 5/378 (2011.01)
Déposants : HAMAMATSU PHOTONICS K.K. [JP/JP]; 1126-1, Ichino-cho, Higashi-ku, Hamamatsu-shi, Shizuoka 4358558 (JP) (Tous Sauf US).
MIZUNO Seiichiro [JP/JP]; (JP) (US Seulement).
YAMAMOTO Hiroo [JP/JP]; (JP) (US Seulement).
KOBAYASHI Makoto [JP/JP]; (JP) (US Seulement)
Inventeurs : MIZUNO Seiichiro; (JP).
YAMAMOTO Hiroo; (JP).
KOBAYASHI Makoto; (JP)
Mandataire : HASEGAWA Yoshiki; SOEI PATENT AND LAW FIRM, Marunouchi MY PLAZA (Meiji Yasuda Life Bldg.) 9th fl., 1-1, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1000005 (JP)
Données relatives à la priorité :
2009-022762 03.02.2009 JP
Titre (EN) SIGNAL PROCESSING DEVICE AND PHOTODETECTION DEVICE
(FR) DISPOSITIF DE TRAITEMENT DE SIGNAL ET DISPOSITIF DE PHOTODÉTECTION
(JA) 信号処理装置および光検出装置
Abrégé : front page image
(EN)In a signal processing device, an integrating circuit accumulates the electric charge from a photodiode in an integral capacity element and outputs a voltage value in accordance with the amount of the electric charge.  A comparison circuit outputs a saturation signal when the voltage value from the integrating circuit reaches the reference value.  An electric charge-injection circuit injects an electric charge having reverse polarity into the integral capacity element according to the saturation signal.  A counting circuit performs counting according to the saturation signal.  Holding circuits hold the voltage value from the integrating circuit.  An amplifier circuit outputs a voltage value K times (wherein K>1) larger than the voltage value held by the holding circuits.  An AD conversion circuit takes a voltage value K times larger than the reference value as the maximum input voltage value, that is, as a full-scale value, and outputs the digital value corresponding to the voltage value from the amplifier circuit.
(FR)Dans un dispositif de traitement de signal, un circuit d'intégration accumule la charge électrique provenant d'une photodiode dans un élément de capacité intégrale et émet une valeur de tension conformément à la quantité de la charge électrique. Un circuit de comparaison émet un signal de saturation lorsque la valeur de tension provenant du circuit de comparaison atteint la valeur de référence. Un circuit d'injection de charge électrique injecte une charge électrique ayant une polarité inverse dans l'élément de capacité intégrale conformément au signal de saturation. Un circuit de comptage réalise un comptage conformément au signal de saturation. Un circuit de maintien maintient la valeur de tension provenant du circuit d'intégration. Un circuit amplificateur émet une valeur de tension K fois (K>1) plus grande que la valeur de tension maintenue par le circuit de maintien. Un circuit de conversion AN prend une valeur de tension K fois plus grande que la valeur de référence en tant que valeur de tension d'entrée maximale, c'est-à-dire, en tant que valeur à pleine échelle, et émet la valeur numérique correspondant à la valeur de tension provenant de circuit amplificateur.
(JA) 一実施形態の信号処理装置では、積分回路が、フォトダイオードからの電荷を積分容量素子に蓄積し、電荷の量に応じた電圧値を出力する。比較回路が、積分回路からの電圧値が基準値に達したときに、飽和信号を出力する。電荷注入回路が、飽和信号に応じて、逆極性の電荷を積分容量素子に注入する。計数回路が、飽和信号に基づいて計数を行う。保持回路が、積分回路からの電圧値を保持する。増幅回路が、保持回路により保持された電圧値のK倍(ただし、K>1)の電圧値を出力する。AD変換回路が、基準値のK倍の電圧値を最大入力電圧値、すなわちフルスケール値とし、増幅回路からの電圧値に対応するデジタル値を出力する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)