WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010089875) CIRCUIT INVERSEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/089875    N° de la demande internationale :    PCT/JP2009/052036
Date de publication : 12.08.2010 Date de dépôt international : 06.02.2009
CIB :
H02M 7/48 (2007.01)
Déposants : Sansha Electric Manufacturing Co., Ltd. [JP/JP]; 3-1-56, Nishi-Awaji, Higashi-Yodogawa-ku, Osaka-shi Osaka 5330031 (JP) (Tous Sauf US).
FUJIYOSHI, Toshikazu [JP/JP]; (JP) (US Seulement).
KATSUSHIMA, Hajime [JP/JP]; (JP) (US Seulement).
MORIMOTO, Kenji [JP/JP]; (JP) (US Seulement).
YAMAMURA, Satoshi [JP/JP]; (JP) (US Seulement)
Inventeurs : FUJIYOSHI, Toshikazu; (JP).
KATSUSHIMA, Hajime; (JP).
MORIMOTO, Kenji; (JP).
YAMAMURA, Satoshi; (JP)
Mandataire : Kaede Patent Attorneys' Office; 1-4-34, Noninbashi, Chuo-ku, Osaka-shi, Osaka 5400011 (JP)
Données relatives à la priorité :
Titre (EN) INVERTER CIRCUIT
(FR) CIRCUIT INVERSEUR
(JA) インバータ回路
Abrégé : front page image
(EN)An inverter circuit comprises first and second switch elements, an output transformer which receives a current on the primary through the first and second switch elements and outputs a current to a load from the secondary, first and second snubber circuits respectively connected in parallel with the first and second switch elements, and first and second regeneration circuits for regenerating charges in the snubber capacitors of the first and second snubber circuits and supplying the regenerated charges to a voltage source. The first and second regeneration circuits respectively include a series circuit of a switch element, a reactor and a diode for regeneration, and control the on time of the switch element in the regeneration circuit depending on the magnitude of the output power from the inverter circuit. Consequently, high efficiency can be maintained regardless of the magnitude of the output power in circuitry comprising a snubber circuits and regeneration circuits.
(FR)L'invention concerne un circuit inverseur comprenant un premier et un second élément de commutation, un transformateur de sortie recevant un courant sur l'enroulement primaire à travers le premier et le second élément de commutation et produisant un courant à une charge de l'enroulement secondaire, un premier et un second circuit d'amortissement raccordés, respectivement, en parallèle avec le premier et le second élément de commutation, et un premier et un second circuit de régénération pour régénérer les charges dans les condensateurs d'amortissement du premier et du second circuit d'amortissement et fournir les charges régénérées à une source de tension. Le premier et le second circuit de régénération comprennent, respectivement, un circuit en série d'un élément de commutation, une bobine de réactance et une diode pour la régénération, et contrôlent la durée de marche de l'élément de commutation dans le circuit de régénération en fonction de la magnitude de la puissance de sortie du circuit inverseur. Par conséquent, une efficacité élevée peut être maintenue, indépendamment de la magnitude de la puissance de sortie de l'ensemble de circuits comprenant des circuits d'amortissement et des circuits de régénération.
(JA) インバータ回路は、第1、第2のスイッチ素子と、前記第1、第2のスイッチ素子を介して一次側に電流が供給され、二次側から負荷に対して電流が出力される出力トランスと、第1、第2のスイッチ素子それぞれに並列に接続された第1、第2のスナバ回路と、第1、第2のスナバ回路のスナバコンデンサの充電電荷を電圧源に回生するための第1、第2の回生回路を備える。そして、第1、第2の回生回路はそれぞれスイッチ素子と、リアクトルと、回生用ダイオードとの直列回路を含み、インバータ回路の出力電力の大きさに応じて、前記回生回路のスイッチ素子のオン時間を制御する。これにより、スナバ回路と回生回路を備える構成において、出力電力の大きさに係わらず高効率を維持することができる。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)