WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010020898) CIRCUIT DE PROTECTION CONTRE UNE SURTENSION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/020898    N° de la demande internationale :    PCT/IB2009/053436
Date de publication : 25.02.2010 Date de dépôt international : 06.08.2009
CIB :
H05B 33/08 (2006.01), H02H 3/20 (2006.01), H02H 3/06 (2006.01), H02H 3/08 (2006.01)
Déposants : NXP B.V. [NL/NL]; High Tech Campus 60 NL-5656 AG Eindhoven (NL) (Tous Sauf US).
KOOLEN, Gert-Jan [IN/NL]; (GB) (US Seulement).
DEURENBERG, Peter Hubertus Franciscus [NL/NL]; (GB) (US Seulement).
LANGESLAG, Wilhelmus Hinderikus Maria [NL/NL]; (GB) (US Seulement)
Inventeurs : KOOLEN, Gert-Jan; (GB).
DEURENBERG, Peter Hubertus Franciscus; (GB).
LANGESLAG, Wilhelmus Hinderikus Maria; (GB)
Mandataire : WILLIAMSON, Paul, L.; (GB)
Données relatives à la priorité :
08105075.9 19.08.2008 EP
Titre (EN) A SURGE PROTECTION CIRCUIT
(FR) CIRCUIT DE PROTECTION CONTRE UNE SURTENSION
Abrégé : front page image
(EN)A surge protection circuit is disclosed for an electrical Load which may be for instance an LED load which is directly connected to a supply such as mains supply, and comprises a plurality of switches which are distributed across a plurality of semiconductor die. A surge detector detects the start of a spike in the supply, which results from, for example the commencement or interruption of a nearby inductive load, and opens all the switches. By distributing the switches across multiple die the peak voltage across each is reduced relative to using a single die; thereby each die can stay within the absolute maximum voltage capacity. Each die may have its own surge detector; alternatively, a single surge detector may be used which communicates with the switches on each of the die. In an extension the bridge rectifier may be integrated into the circuit distributed across the die. In this embodiment additional inter-die clamping diodes are required to prevent unsafe floating of the edge connections of each die.
(FR)L'invention porte sur un circuit de protection contre une surtension pour une charge électrique, qui peut être par exemple une charge de DEL qui est directement connectée à une alimentation telle qu'une alimentation de réseau électrique, et comprend une pluralité de commutateurs qui sont distribués sur une pluralité de puces semi-conductrices. Un détecteur de surtension détecte le début d'une pointe dans l'alimentation, qui résulte, par exemple, du commencement ou de l'interruption d'une charge inductive proche, et ouvre tous les commutateurs. Par la distribution des commutateurs sur de multiples puces, la tension de crête sur chacun est réduite par rapport à l'utilisation d'une simple puce; ainsi chaque puce peut rester à l'intérieur de la capacité de tension maximale absolue. Chaque puce peut avoir son propre détecteur de surtension; en variante, un seul détecteur de surtension peut être utilisé, lequel communique avec les commutateurs sur chacune des puces. Dans une extension, le redresseur en pont peut être intégré à l'intérieur du circuit distribué sur la puce. Dans ce mode de réalisation, des diodes de blocage interpuces sont nécessaires pour empêcher un flottement non sécurisé des connexions de bord de chaque puce.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)