WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010019860) PROCÉDÉ ET DISPOSITIF DE BUS EN CHAÎNE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/019860    N° de la demande internationale :    PCT/US2009/053855
Date de publication : 18.02.2010 Date de dépôt international : 14.08.2009
CIB :
G06F 13/16 (2006.01), G06F 13/14 (2006.01), G06F 13/40 (2006.01)
Déposants : MICRON TECHNOLOGY, INC. [US/US]; 8000 So. Federal Way Boise, Idaho 83716-9632 (US) (Tous Sauf US).
TSAI, Victor [US/US]; (US) (US Seulement).
RADKE, William Henry [US/US]; (US) (US Seulement).
LEIBOWITZ, Bob [US/US]; (US) (US Seulement)
Inventeurs : TSAI, Victor; (US).
RADKE, William Henry; (US).
LEIBOWITZ, Bob; (US)
Mandataire : MADDEN, Robert B.; (US)
Données relatives à la priorité :
12/192,450 15.08.2008 US
Titre (EN) CHAINED BUS METHOD AND DEVICE
(FR) PROCÉDÉ ET DISPOSITIF DE BUS EN CHAÎNE
Abrégé : front page image
(EN)Memory devices and methods are described and shown that are capable of being configured in a chain. In one configuration, a single data input port and a single data output port are utilized at a host to communicate with the chain of memory devices. Methods for assigning identifiers to memory devices in the chain are described that include detection of a presence or absence of downstream memory devices. In selected examples, identifiers are assigned sequentially to memory devices in the chain until no additional downstream memory devices are detected.
(FR)L'invention concerne des dispositifs de mémoire et des procédés qui peuvent être configurés sous la forme d'une chaîne. Dans une configuration, un port d'entrée de données unique et un port de sortie de données unique sont utilisés au niveau d'un ordinateur hôte pour communiquer avec la chaîne de dispositifs de mémoire. Des procédés pour attribuer des identifiants à des dispositifs de mémoire de la chaîne sont décrits, lesquels consistent à détecter une présence ou absence de dispositifs de mémoire en aval. Dans des exemples sélectionnés, des identifiants sont attribués de manière séquentielle à des dispositifs de mémoire de la chaîne jusqu'à ce qu'aucun dispositif de mémoire en aval supplémentaire ne soit détecté.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)