WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010016888) MODULE DE CALCUL POUR UN ACCÉLÉRATEUR MATÉRIEL DE FFT ET FIR EFFICACE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/016888    N° de la demande internationale :    PCT/US2009/004460
Date de publication : 11.02.2010 Date de dépôt international : 04.08.2009
CIB :
G06F 17/14 (2006.01)
Déposants : ANALOG DEVICES, INC. [US/US]; One Technology Way P.O. Box 9106 Norwood, Massachusetts 02062-9106 (US) (Tous Sauf US).
LERNER, Boris [US/US]; (US) (US Seulement)
Inventeurs : LERNER, Boris; (US)
Mandataire : FRANK, Steven, J.; Bingham McCutchen LLP 2020 K Street, N.W. Washington, DC 20006-1806 (US)
Données relatives à la priorité :
12/188,634 08.08.2008 US
Titre (EN) COMPUTING MODULE FOR EFFICIENT FFT AND FIR HARDWARE ACCELERATOR
(FR) MODULE DE CALCUL POUR UN ACCÉLÉRATEUR MATÉRIEL DE FFT ET FIR EFFICACE
Abrégé : front page image
(EN)A hardware accelerator operable in an FFT mode and an FIR mode. The hardware accelerator takes input data and coefficient data and performs the calculations for the selected mode. In the FFT mode, a rate-two FFT is calculated, producing four real outputs corresponding to two complex numbers. In the FIR mode, one real output is generated. The hardware accelerator may switch from FFT mode to FIR mode using three multiplexers. All FIR components may be utilized in FFT mode. Registers may be added to provide pipelining support. The hardware accelerator may support multiple numerical-representation systems.
(FR)L'invention porte sur un accélérateur matériel actionnable dans un mode FFT et dans un mode FIR. L'accélérateur matériel prend des données d'entrées et des données de coefficients et effectue les calculs pour le mode sélectionné. Dans le mode FFT, une FFT d'ordre deux est calculée, produisant quatre sorties réelles correspondant à deux nombres complexes. Dans le mode FIR, une sortie réelle est générée. L'accélérateur matériel peut commuter du mode FFT au mode FIR à l'aide de trois multiplexeurs. Tous les composants FIR peuvent être utilisés dans le mode FFT. Des registres peuvent être ajoutés pour fournir un support de pipeline. L'accélérateur matériel peut supporter de multiples systèmes de représentation numérique.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)