WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010016300) DISPOSITIF, PROCÉDÉ ET PROGRAMME DE VÉRIFICATION DE SEMI-CONDUCTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/016300    N° de la demande internationale :    PCT/JP2009/057862
Date de publication : 11.02.2010 Date de dépôt international : 20.04.2009
CIB :
G06F 17/50 (2006.01), H03K 19/00 (2006.01)
Déposants : NEC CORPORATION [JP/JP]; 7-1, Shiba 5-chome, Minato-ku, Tokyo, 1088001 (JP) (Tous Sauf US).
HOSOKAWA, Kohei [JP/JP]; (JP) (US Seulement)
Inventeurs : HOSOKAWA, Kohei; (JP)
Mandataire : MIYAZAKI, Teruo; 8th Floor, 16th Kowa Bldg., 9-20, Akasaka 1-chome Minato-ku, Tokyo, 1070052 (JP)
Données relatives à la priorité :
2008-202475 05.08.2008 JP
Titre (EN) SEMICONDUCTOR VERIFYING DEVICE, METHOD, AND PROGRAM
(FR) DISPOSITIF, PROCÉDÉ ET PROGRAMME DE VÉRIFICATION DE SEMI-CONDUCTEUR
(JA) 半導体検証装置、方法およびプログラム
Abrégé : front page image
(EN)A memory storing the control sequence of a clock cycle for each semiconductor device is prepared. The control sequence is calculated in advance according to a program or the like on a computer and written in the memory. When the corresponding semiconductor device is controlled, the contents of the memory are given to the semiconductor device.
(FR)La présente invention permet de préparer une mémoire qui stocke la séquence de commande d'un cycle d'horloge pour chaque dispositif à semi-conducteur. La séquence de commande est calculée à l'avance par un programme électronique ou similaire et écrite dans la mémoire. Lorsque le dispositif à semi-conducteur correspondant est commandé, les contenus de la mémoire sont donnés au dispositif à semi-conducteur.
(JA) 各半導体デバイスごとにクロックサイクルごとの制御シーケンスを格納したメモリを用意し、予め計算機上のプログラム等でその制御シーケンスを計算してメモリへ書き込み、該当する半導体デバイスを制御するときは、そのメモリの内容を該当する半導体デバイスに与える。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)