WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010014443) CIRCUITS D’ENTRÉE/SORTIE ADAPTATIF À NIVEAU DE SIGNAL ÉLEVÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/014443    N° de la demande internationale :    PCT/US2009/050978
Date de publication : 04.02.2010 Date de dépôt international : 17.07.2009
CIB :
G01R 19/165 (2006.01), H03K 19/0185 (2006.01), H03K 19/003 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; Attn: International Ip Administration 5775 Morehouse Drive San Diego, CA 92121 (US) (Tous Sauf US).
SHANKAR, Vijay [IN/US]; (US) (US Seulement).
GUPTA, Abheek [IN/US]; (US) (US Seulement).
SRINIVAS, Vaishnav [IN/US]; (US) (US Seulement).
MOHAN, Vivek [US/US]; (US) (US Seulement)
Inventeurs : SHANKAR, Vijay; (US).
GUPTA, Abheek; (US).
SRINIVAS, Vaishnav; (US).
MOHAN, Vivek; (US)
Mandataire : TALPALATSKY, Sam; 5775 Morehouse Drive San Diego, CA 92121 (US)
Données relatives à la priorité :
12/181,633 29.07.2008 US
Titre (EN) HIGH SIGNAL LEVEL COMPLIANT INPUT/OUTPUT CIRCUITS
(FR) CIRCUITS D’ENTRÉE/SORTIE ADAPTATIF À NIVEAU DE SIGNAL ÉLEVÉ
Abrégé : front page image
(EN)(213) has an input circui (M5,M6,M7) adapted to accept signals of multiple signal levels for detecting a specific level. The signal levels include a first signal level and a larger second signal level. Electronic components of the input circuit have reliability levels less than the second signal level. A latch circuit (710) is coupled to the input circuit (M5,M6,M7) for latching a signal consistent with a detected level of an accepted signal.
(FR)Un détecteur de niveau possède un circuit d’entrée adapté pour accepter des signaux ayant de multiples niveaux de signal afin de détecter un niveau spécifique. Les niveaux de signal comprennent un premier niveau de signal et un second niveau de signal plus important. Les composants électroniques du circuit d’entrée présentent des niveaux de fiabilité inférieurs au second niveau de signal. Un circuit à verrouillage est couplé au circuit d’entrée pour verrouiller un signal compatible avec un niveau détecté d’un signal accepté.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)