WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010004140) RESEAU LOGIQUE PROGRAMMABLE, COMMUTATEUR D'INTERCONNEXION ET UNITE LOGIQUE POUR UN TEL RESEAU
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/004140    N° de la demande internationale :    PCT/FR2009/000845
Date de publication : 14.01.2010 Date de dépôt international : 08.07.2009
CIB :
H03K 19/177 (2006.01)
Déposants : UNIVERSITE PIERRE ET MARIE CURIE (Paris 6) [FR/FR]; 4 Place Jussieu F-75005 Paris (FR) (Tous Sauf US).
CENTRE NATIONAL DE LA RECHERCHE SCIENTIFIQUE [FR/FR]; 3 rue Michel Ange F-PARIS 75016 (FR) (Tous Sauf US).
MARRAKCHI, Zied [TN/FR]; (FR) (US Seulement).
MEHREZ, Habib [FR/FR]; (FR) (US Seulement).
MRABET, Hayder [TN/FR]; (FR) (US Seulement)
Inventeurs : MARRAKCHI, Zied; (FR).
MEHREZ, Habib; (FR).
MRABET, Hayder; (FR)
Mandataire : LAVIALLE, Bruno; c/o Cabinet Boettcher 16, rue Médéric F-75017 Paris (FR)
Données relatives à la priorité :
0803903 09.07.2008 FR
Titre (EN) PROGRAMMABLE LOGIC ARRAY, INTERCONNECTION SWITCH AND LOGIC UNIT FOR SUCH AN ARRAY
(FR) RESEAU LOGIQUE PROGRAMMABLE, COMMUTATEUR D'INTERCONNEXION ET UNITE LOGIQUE POUR UN TEL RESEAU
Abrégé : front page image
(EN)Interconnection switch (2) of programmable logic array, comprising input ports grouping together a plurality of inputs (I, I') and output ports grouping together a plurality of outputs (0, 0' ), the inputs and the outputs being linked to a linking tree structure descending from the inputs to the outputs and comprising routing elements (4, 5, 6) organized in several levels so as to link through a unique path each input of all the input ports to at least one output of each output port. Interconnection switch, logic unit and programmable logic array comprising the latter two, which are designed to define a unique path between two points of the array.
(FR)Commutateur d'interconnexion (2) de réseau logique programmable, comportant des ports d'entrée regroupant une pluralité d'entrées (I, I') et des ports de sortie regroupant une pluralité de sorties (0, 0' ), les entrées et les sorties étant reliées à une structure arborescente de liaison descendant des entrées vers les sorties et comportant des éléments de routage (4, 5, 6) organisés selon plusieurs niveaux pour relier par un chemin unique chaque entrée de tous les ports d'entrée à au moins une sortie de chaque port de sortie. Commutateur d' interconnexion, unité logique et réseau logique programmable comportant ceux-ci, qui sont agencés pour définir un chemin unique entre deux points du réseau.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : français (FR)
Langue de dépôt : français (FR)