WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2010002647) APPAREIL ET PROCÉDÉ POUR L’UTILISATION DE MÉMOIRE CACHE À NIVEAUX MULTIPLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2010/002647    N° de la demande internationale :    PCT/US2009/048386
Date de publication : 07.01.2010 Date de dépôt international : 24.06.2009
CIB :
G06F 13/14 (2006.01), G06F 12/00 (2006.01), G06F 3/06 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, CA 95052 (US) (Tous Sauf US).
TETRICK, R., Scott [US/US]; (US) (US Seulement).
JUENEMANN, Dale [US/US]; (US) (US Seulement).
BRENNAN, Robert [US/US]; (US) (US Seulement)
Inventeurs : TETRICK, R., Scott; (US).
JUENEMANN, Dale; (US).
BRENNAN, Robert; (US)
Mandataire : VINCENT, Lester, J.; (US)
Données relatives à la priorité :
12/215,762 30.06.2008 US
Titre (EN) APPARATUS AND METHOD FOR MULTI-LEVEL CACHE UTILIZATION
(FR) APPAREIL ET PROCÉDÉ POUR L’UTILISATION DE MÉMOIRE CACHE À NIVEAUX MULTIPLES
Abrégé : front page image
(EN)In some embodiments, a non-volatile cache memory may include a multi-level non-volatile cache memory configured to be located between a system memory and a mass storage device of an electronic system and a controller coupled to the multi-level non-volatile cache memory, wherein the controller is configured to control utilization of the multi-level non-volatile cache memory. Other embodiments are disclosed and claimed.
(FR)La présente invention concerne, dans certains modes de réalisation, une mémoire cache non volatile qui peut comprendre une mémoire cache non volatile à niveaux multiples configurée pour être située entre une mémoire système et une mémoire de grande capacité d’un système électronique et d’un dispositif de commande couplé à la mémoire cache non volatile à niveaux multiples. Le dispositif de commande est configuré pour commander l’utilisation de la mémoire cache non volatile à niveaux multiples. D’autres modes de réalisation sont décrits et revendiqués.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)