WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009142857) CIRCUIT ET PROCÉDÉ DESTINÉS À LA RÉCEPTION DE DONNÉES VIDÉO
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/142857    N° de la demande internationale :    PCT/US2009/041100
Date de publication : 26.11.2009 Date de dépôt international : 20.04.2009
Demande présentée en vertu du Chapitre 2 :    27.01.2010    
CIB :
H03L 7/081 (2006.01)
Déposants : XILINX, INC. [US/US]; 2100 Logic Drive San Jose, CA 95124 (US) (Tous Sauf US)
Inventeurs : FENG, Yi; (US)
Mandataire : GEORGE, Thomas; Xilinx, Inc. 2100 Logic Drive San Jose, CA 95124 (US)
Données relatives à la priorité :
12/124,019 20.05.2008 US
Titre (EN) A CIRCUIT FOR AND METHOD OF RECEVING VIDEO DATA
(FR) CIRCUIT ET PROCÉDÉ DESTINÉS À LA RÉCEPTION DE DONNÉES VIDÉO
Abrégé : front page image
(EN)A circuit (302) of an integrated circuit for receiving video data having a plurality of data streams of pixel data and a pixel clock is disclosed. The circuit (302) comprises a plurality of data recovery circuits (308, 310, 312), each data recovery circuit coupled to receive a corresponding data stream of the plurality of data streams and having a phase shifter generating a clock signal used to receive the data stream, and a channel deskew circuit (304) coupled to receive the output of each data recovery circuit (308, 310, 312) and the pixel clock. A method of receiving video data is also disclosed.
(FR)Cette invention a trait à un circuit (302) qui appartient à un circuit intégré et qui est destiné à la réception de données vidéo comportant une pluralité de flux de données de pixels ainsi qu'une horloge de pixels. Ledit circuit (302) comprend une pluralité de circuits de récupération de données (308, 310, 312). Chaque circuit de récupération de données est couplé de manière à recevoir un flux de données correspondant parmi la pluralité de flux de données et possède un déphaseur qui produit un signal d'horloge servant à la réception dudit flux de données. Le circuit (302) comprend également un circuit de correction de désalignement de canal (304) qui est couplé de manière à recevoir la sortie de chaque circuit de récupération de données (308, 310, 312) ainsi que l'horloge de pixels. L'invention se rapporte aussi à un procédé destiné à la réception de données vidéo.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)