WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009140758) CIRCUIT INTÉGRÉ AVEC CONTRÔLEUR DE MÉMOIRE SECONDAIRE POUR ASSURER UN ÉTAT DE VEILLE POUR UNE CONSOMMATION D'ÉNERGIE RÉDUITE ET PROCÉDÉ ASSOCIÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/140758    N° de la demande internationale :    PCT/CA2009/000683
Date de publication : 26.11.2009 Date de dépôt international : 20.05.2009
CIB :
G06F 1/32 (2006.01), G06F 12/00 (2006.01), H04W 52/02 (2009.01)
Déposants : ATI TECHNOLOGIES ULC [CA/CA]; 1 Commerce Valley Drive East, Markham, Ontario L3T 7X6 (CA) (Tous Sauf US).
ESLIGER, James Lyall [CA/CA]; (CA) (US Seulement)
Inventeurs : ESLIGER, James Lyall; (CA)
Mandataire : SMART & BIGGAR; ATTN: ZISCHKA, Matthew 438 University Avenue Suite 1500, Box 111 Toronto , Ontario M5G 2K8 (CA)
Données relatives à la priorité :
12/125,549 22.05.2008 US
Titre (EN) INTEGRATED CIRCUIT WITH SECONDARY-MEMORY CONTROLLER FOR PROVIDING A SLEEP STATE FOR REDUCED POWER CONSUMPTION AND METHOD THEREFOR
(FR) CIRCUIT INTÉGRÉ AVEC CONTRÔLEUR DE MÉMOIRE SECONDAIRE POUR ASSURER UN ÉTAT DE VEILLE POUR UNE CONSOMMATION D'ÉNERGIE RÉDUITE ET PROCÉDÉ ASSOCIÉ
Abrégé : front page image
(EN)A method comprising determining that a minimum operation level of an integrated circuit (100) has been reached and that a sleep mode is therefore allowable; storing minimum operation context information to a RAM (115) in response to determining that the minimum operation level has been reached; switching to a sleep mode code (116) in the RAM (115); and transferring memory control from a primary memory controller (104) to a secondary memory controller (112) wherein only the secondary memory controller (112) controls the RAM (115). The method may include storing the sleep mode code (116) and a wakeup code (117) in the RAM (115) in response to determining that sleep mode is allowable, where the wakeup code (117) restores a minimum operation context using the minimum operation context information stored in the RAM (115). The method may also include placing a plurality of integrated circuit power islands into a sleep mode and leaving a secondary memory controller power island (109) in a normal power mode.
(FR)La présente invention concerne un procédé consistant à déterminer qu'un niveau de fonctionnement minimal d'un circuit intégré (100) a été atteint et qu'un mode veille peut donc être autorisé; à stocker des informations de contexte de fonctionnement minimal dans une mémoire RAM (115) en réponse à la détermination selon laquelle le niveau de fonctionnement minimal est atteint; à passer à un code de mode veille (116) dans la mémoire RAM (115); et transférer une commande de mémoire d'un contrôleur de mémoire primaire (104) à un contrôleur de mémoire secondaire (112), ce dernier uniquement commandant la mémoire RAM (115). Le procédé peut consister à stocker le code de mode veille (116) et un code d’activation (117) dans la mémoire RAM (115) en réponse à la détermination selon laquelle le mode veille est autorisé, le code d’activation (117) rétablissant un contexte de fonctionnement minimal à l'aide des informations de contexte de fonctionnement minimal stockées dans la mémoire RAM (115). Le procédé peut également consister à placer une pluralité d'îlots de puissance de circuit intégré en un mode veille et à laisser un îlot de puissance de contrôleur de mémoire secondaire (109) dans un mode puissance normale.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)