WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009117394) DÉTECTEUR D'ACTIVITÉ ÉLECTRIQUE DE COUCHE PHYSIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/117394    N° de la demande internationale :    PCT/US2009/037367
Date de publication : 24.09.2009 Date de dépôt international : 17.03.2009
CIB :
H03F 3/30 (2006.01), H03F 3/45 (2006.01)
Déposants : STANDARD MICROSYSTEMS CORPORATION [US/US]; 80 Arkay Drive Hauppauge, NY 11788 (US) (Tous Sauf US).
MCLEOD, Scott, C. [US/US]; (US) (US Seulement)
Inventeurs : MCLEOD, Scott, C.; (US)
Mandataire : HOOD, Jeffrey, C.; (US)
Données relatives à la priorité :
12/050,223 18.03.2008 US
Titre (EN) ELECTRICAL PHYSICAL LAYER ACTIVITY DETECTOR
(FR) DÉTECTEUR D'ACTIVITÉ ÉLECTRIQUE DE COUCHE PHYSIQUE
Abrégé : front page image
(EN)[0045] A low-current differential signal activity detector circuit may be configured to reject large common mode signals on differential input lines, while still detecting smaller differential signals applied to the same set of differential input lines. The detector circuit may comprise a translinear buffer that is driven at the buffer input and at the buffer output by the differential input signals. The differential signal thereby driving the inputs of the detector circuit may be half-wave rectified through the buffer output devices and may be filtered to provide the detected output. When applying a common mode signal, the buffer's input and output may track each other, and no current may be rectified in the output devices, thus providing common-mode signal rejection. The detector circuit may also be configured with two buffers having their outputs coupled to a common node, each buffer input driven by a respective one of the differential input signals. The differential signal thereby driving the inputs of the detector circuit may be fully rectified through the output devices of the two buffers, and may be filtered to provide the detected output. The two buffers may be configured in a symmetrical structure that allows for the rejection of common-mode signals when the outputs of the buffers are coupled to a common node.
(FR)[0045] L'invention concerne un circuit de détection de l'activité d'un signal différentiel de faible intensité qui peut être configuré pour rejeter de forts signaux de mode commun sur des lignes d'entrée différentielles, tout en continuant à détecter de plus petits signaux différentiels appliqués au même jeu de lignes d'entrée différentielles. Le circuit de détection peut comporter un tampon translinéaire piloté en entrée et en sortie par les signaux d'entrée différentiels. Le signal différentiel qui pilote ainsi les entrées du circuit de détection peut être redressé sur une alternance via les dispositifs de sortie du tampon et peut être filtré pour fournir la sortie détectée. Lorsqu'on applique un signal de mode commun, il se peut que l'entrée et la sortie du tampon effectuent un suivi réciproque, et qu'aucun courant ne soit redressé dans les dispositifs de sortie, assurant ainsi un rejet du signal de mode commun. Le circuit de détection peut également être configuré avec deux tampons dont les sorties sont raccordées à un nœud commun, chaque entrée de tampon étant pilotée par l'un des signaux d'entrée différentiels. Le signal différentiel pilotant ainsi les entrées du circuit de détection peut être entièrement redressé à travers les dispositifs de sortie des deux tampons et peut être filtré pour fournir la sortie détectée. Les deux tampons peuvent être configurés dans une structure symétrique qui autorise le rejet des signaux de mode commun lorsque les sorties des tampons sont raccordées à un nœud commun.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)