WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009116399) PROCÉDÉ ET CIRCUIT DIVISEUR DE SIGNAL D'HORLOGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/116399    N° de la demande internationale :    PCT/JP2009/054151
Date de publication : 24.09.2009 Date de dépôt international : 05.03.2009
CIB :
H03K 23/64 (2006.01), G06F 1/06 (2006.01), H03K 21/00 (2006.01)
Déposants : NEC CORPORATION [JP/JP]; 7-1, Shiba 5-chome, Minato-ku Tokyo, 1088001 (JP) (Tous Sauf US).
SHIBAYAMA, Atsufumi [JP/JP]; (JP) (US Seulement)
Inventeurs : SHIBAYAMA, Atsufumi; (JP)
Mandataire : YAMAKAWA, Masaki; c/o Yamakawa International Patent Office, 4th Floor, Sanno Park Tower, 11-1, Nagatacho 2-chome, Chiyoda-ku Tokyo 1006104 (JP)
Données relatives à la priorité :
2008-067466 17.03.2008 JP
Titre (EN) CLOCK SIGNAL DIVISION CIRCUIT AND METHOD
(FR) PROCÉDÉ ET CIRCUIT DIVISEUR DE SIGNAL D'HORLOGE
(JA) クロック信号分周回路および方法
Abrégé : front page image
(EN)A clock signal division circuit includes a mask circuit (10B) and a mask control circuit (20B). The mask circuit (10B) masks a clock pulse of a clock S in accordance with an inputted mask signal (50B) so as to generate a clock B. The mask control circuit (20B) generates a mask signal (50B) according to partner clock signal information indicating a pulse timing of a clock A and outputs the generated signal to the mask circuit (10B). In the mask signal (50B), a non-mask timing is allocated with a higher priority to a timing when no clock pulse is present in the partner clock signal among timings of M clock pulses in which clock S is continuous.
(FR)L'invention concerne un circuit diviseur de signal d'horloge comprenant un circuit (10B) de masque et un circuit (20B) de commande de masque. Le circuit (10B) masque une impulsion d'horloge d'une horloge S en fonction d'un signal (50B) de masque entré de manière à produire une horloge B. Le circuit (20B) produit un signal de masque (50B) en fonction d'informations de signal d'horloge partenaire indiquant une temporisation d'impulsion d'une horloge A et émet le signal produit vers le circuit (10B) de masque. Dans le signal (50B) de masque, une temporisation de non-masque est allouée avec une priorité supérieure à une temporisation lorsqu'aucune impulsion d'horloge n'est présente dans le signal d'horloge partenaire parmi les temporisations des impulsions d'horloge M dans lesquelles l'horloge S fonctionne en continu.
(JA) マスク回路(10B)で、入力されたマスク信号(50B)に応じてクロックSのクロックパルスをマスクすることによりクロックBを生成して出力し、マスク制御回路(20B)で、クロックAのパルスタイミングを示す相手クロック信号情報に基づいて、クロックSの連続するM個のクロックパルスのタイミングのうち、当該相手クロック信号にクロックパルスが存在しないタイミングに対して優先して非マスクタイミングを割り当てたマスク信号(50B)を生成してマスク回路(10B)へ出力する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)