WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009110301) SYSTÈME DE MÉMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/110301    N° de la demande internationale :    PCT/JP2009/052594
Date de publication : 11.09.2009 Date de dépôt international : 10.02.2009
CIB :
G06F 12/16 (2006.01), G06F 3/06 (2006.01), G06F 3/08 (2006.01)
Déposants : Kabushiki Kaisha Toshiba [JP/JP]; 1-1, Shibaura 1-chome, Minato-ku, Tokyo, 1058001 (JP) (Tous Sauf US).
YANO, Junji [JP/JP]; (JP) (US Seulement).
MATSUZAKI, Hidenori [JP/JP]; (JP) (US Seulement).
HATSUDA, Kosuke [JP/JP]; (JP) (US Seulement)
Inventeurs : YANO, Junji; (JP).
MATSUZAKI, Hidenori; (JP).
HATSUDA, Kosuke; (JP)
Mandataire : SAKAI, Hiroaki; Sakai International Patent Office, Kasumigaseki Building, 2-5, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo, 1006020 (JP)
Données relatives à la priorité :
2008-051481 01.03.2008 JP
Titre (EN) MEMORY SYSTEM
(FR) SYSTÈME DE MÉMOIRE
Abrégé : front page image
(EN)A memory system includes a DRAM (20) that performs writing and readout in a unit equal to or smaller than a cluster, a NAND memory (10) that performs writing and readout in a page unit, and a management table group in which management information including storage locations of data stored in the DRAM (20) and the NAND memory (10) is stored. When a readout request is received from the outside, a data managing unit (120) notifies, when an unwritten logical address area is present in a storage area of the NAND memory to which a logical address area requested to be read out is mapped, fixed data stored in the DRAM (20) to the outside in association with the logical address area.
(FR)L'invention concerne un système de mémoire qui comprend une DRAM (20) qui met en œuvre l'écriture et l'affichage dans une unité de taille égale ou inférieure à celle d'une grappe, une mémoire NAND (10) qui met en œuvre l'écriture et l'affichage dans une unité de page, et un groupe de tables de gestion dans lequel les informations de gestion comprenant les emplacement de stockage des données stockées dans les mémoires DRAM (20) et NAND (10) sont stockées. Lorsqu'une demande d'affichage est reçue de l'extérieur, une unité de gestion de données (120) notifie, lorsqu'une zone d'adresse logique non écrite est présente dans une zone de stockage de la mémoire NAND à laquelle une zone d'adresse logique devant être affichée consiste en des données mappées, fixes stockées dans la DRAM (20) vers l'extérieur en association avec la zone d'adresse logique.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)