WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009107048) PROCÉDÉS ET SYSTÈMES DE PARTITIONNEMENT DE MÉMOIRE CACHE DYNAMIQUE POUR DES APPLICATIONS RÉPARTIES FONCTIONNANT SUR DES ARCHITECTURES MULTIPROCESSEURS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/107048    N° de la demande internationale :    PCT/IB2009/050696
Date de publication : 03.09.2009 Date de dépôt international : 19.02.2009
Demande présentée en vertu du Chapitre 2 :    06.01.2010    
CIB :
G06F 12/08 (2006.01)
Déposants : TELEFONAKTIEBOLAGET L M ERICSSON (PUBL) [SE/SE]; S-164 83 Stockholm (SE) (Tous Sauf US).
ROSSI, Frederic [FR/CA]; (CA) (US Seulement)
Inventeurs : ROSSI, Frederic; (CA)
Mandataire : NICOLAESCU, Alex; Ericsson Canada Inc. Patent Department 8400 Decarie Blvd. Town Of Mount Royal, Québec H4P 2N2 (CA)
Données relatives à la priorité :
12/036,599 25.02.2008 US
Titre (EN) METHODS AND SYSTEMS FOR DYNAMIC CACHE PARTITIONING FOR DISTRIBUTED APPLICATIONS OPERATING ON MULTIPROCESSOR ARCHITECTURES
(FR) PROCÉDÉS ET SYSTÈMES DE PARTITIONNEMENT DE MÉMOIRE CACHE DYNAMIQUE POUR DES APPLICATIONS RÉPARTIES FONCTIONNANT SUR DES ARCHITECTURES MULTIPROCESSEURS
Abrégé : front page image
(EN)Software, systems and methods are described which provide cache management capabilities. The number of cache sets to be used in each partition of the cache memory space is based on a number of cache pages in each partition and an associativity level associated with the set associative cache. The cache sets can be numbered based on the partition number, a total number of partitions and a cache page index. Cache management according to these exemplary embodiments reduces problems associated with cache trashing in multiprocessor environments sharing common data structures in set associative caches.
(FR)La présente invention concerne des logiciels, des systèmes et des procédés offrant des capacités de gestion de mémoire cache. Le nombre d'ensembles de mémoires caches à utiliser dans chaque partition de l'espace de mémoire cache est basé sur un nombre de pages en cache dans chaque partition et sur un niveau d'associativité associé à la mémoire cache associative de l'ensemble. Les ensembles de mémoires caches peuvent être chiffrés à partir du nombre de partitions, d'un nombre total de partitions et d'un index de pages en cache. La gestion des mémoires caches selon ces modes de réalisation donnés à titre d'exemple réduit les problèmes liés à la mauvaise utilisation de la mémoire cache dans des environnements multiprocesseurs partageant des structures de données communes dans des mémoires caches associatives d'ensembles.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)