WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009082502) PROCÉDÉ ET APPAREIL POUR ÉTALONNER UNE TEMPORISATION D'ÉCRITURE DANS UN SYSTÈME MÉMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/082502    N° de la demande internationale :    PCT/US2008/055661
Date de publication : 02.07.2009 Date de dépôt international : 03.03.2008
CIB :
G11C 7/22 (2006.01), G11C 11/40 (2006.01)
Déposants : RAMBUS INC. [US/US]; 4440 El Camino Real Los Altos, CA 94022 (US) (Tous Sauf US).
GIOVANNINI, Thomas [US/US]; (US) (US Seulement).
GUPTA, Alok [US/US]; (US) (US Seulement).
SHAEFFER, Ian [US/US]; (US) (US Seulement).
WOO, Steven C. [US/US]; (US) (US Seulement)
Inventeurs : GIOVANNINI, Thomas; (US).
GUPTA, Alok; (US).
SHAEFFER, Ian; (US).
WOO, Steven C.; (US)
Mandataire : YAO, Shun; Park, Vaughan & Fleming LLP, 2820 Fifth Street, Davis, California 95618-7759 (US)
Données relatives à la priorité :
61/016,317 21.12.2007 US
Titre (EN) METHOD AND APPARATUS FOR CALIBRATING WRITE TIMING IN A MEMORY SYSTEM
(FR) PROCÉDÉ ET APPAREIL POUR ÉTALONNER UNE TEMPORISATION D'ÉCRITURE DANS UN SYSTÈME MÉMOIRE
Abrégé : front page image
(EN)A memory controller is configured to perform one or more write-read-validate operations to calibrate a clock-cycle relationship between the data-strobe signal and the clock signal, wherein the write-read-validate operations involve varying a delay on the data-strobe signal relative to the clock signal by a multiple of a clock period. The phase detector on the memory chip receives signals including a clock signal, a marking signal and a data-strobe signal from the memory controller, wherein the marking signal includes a pulse which marks a specific clock cycle in the clock signal. The phase detector uses the marking signal to window the specific clock cycle in the clock signal, and to use the data-strobe signal to capture the windowed clock signal, thereby creating a feedback signal which is returned to the memory controller to facilitate calibration of the timing relationship.
(FR)L'invention porte sur un contrôleur de mémoire, qui est configuré pour effectuer une ou plusieurs opérations écriture-lecture-validation pour étalonner une relation de cycle d'horloge entre le signal d'échantillonnage de données et le signal d'horloge, les opérations écriture-lecture-validation mettant en jeu la variation d'un retard du signal d'échantillonnage de données par rapport au signal d'horloge par un multiple d'une période d'horloge. Le détecteur de phase sur la puce de mémoire reçoit des signaux comprenant un signal d'horloge, un signal de marquage et un signal d'échantillonnage de données à partir du contrôleur de mémoire, le signal de marquage comprenant une impulsion qui marque un cycle d'horloge spécifique dans le signal d'horloge. Le détecteur de phase utilise le signal de marquage pour examiner le cycle d'horloge spécifique dans le signal d'horloge, et pour utiliser le signal d'échantillonnage de données pour capturer le signal d'horloge examiné, créant ainsi un signal de rétroaction qui est renvoyé au contrôleur de mémoire pour faciliter l'étalonnage de la relation de temporisation.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)