WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008126172) CONTRÔLEUR DE MÉMOIRE ET PROCÉDÉ DE CONTRÔLE DE MÉMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/126172    N° de la demande internationale :    PCT/JP2007/054963
Date de publication : 23.10.2008 Date de dépôt international : 13.03.2007
CIB :
G06F 12/02 (2006.01), G06F 12/00 (2006.01)
Déposants : PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (Tous Sauf US).
KAMIYA, Takashi; (US Seulement).
TAGO, Takayuki; (US Seulement)
Inventeurs : KAMIYA, Takashi; .
TAGO, Takayuki;
Mandataire : ICHIKAWA, Toshimitsu; Eikoh Patent Office, 7-13, Nishi-Shimbashi 1-chome, Minato-ku, Tokyo_1050003 (JP)
Données relatives à la priorité :
Titre (EN) MEMORY CONTROLLER AND MEMORY CONTROL METHOD
(FR) CONTRÔLEUR DE MÉMOIRE ET PROCÉDÉ DE CONTRÔLE DE MÉMOIRE
(JA) メモリ制御装置及びメモリ制御方法
Abrégé : front page image
(EN)A memory controller and a memory control method in which the operation of an SDRAM can be set without intentionally stopping access to the SDRAM are provided. The memory controller is provided with a switching signal generating section (18) for generating a switching signal for switching over the setting of the operation of an SDRAM (200), a switching control unit (16) for switching over the operation setting of the SDRAM (200) with a switching setting value (17) by the output of the switching signal from the switching signal generating section (18), and an access control unit (14) for avoiding to receive an access request to the SDRAM (200)for a period from the switching start to the switching end of the operation setting. This makes it possible to change the operation setting of the SDRAM (200) without requiring to intentionally stop the access to the SDRAM (200) in changing the operation setting of the SDRAM (200) and being affected by the access state to the SDRAM (200).
(FR)L'invention a trait à un contrôleur de mémoire et à un procédé de contrôle de mémoire qui permettent de régler le fonctionnement d'une SDRAM sans bloquer délibérément l'accès à celle-ci. Ledit contrôleur de mémoire est muni d'une section génération de signal de commutation (18) destinée à générer un signal de commutation qui servira à régler le fonctionnement d'une SDRAM (200), d'une unité de contrôle de commutation (16) destinée à commuter le réglage de fonctionnement de la SDRAM (200) avec une valeur de réglage de commutation (17) grâce à l'émission du signal de commutation par la section génération de signal de commutation (18), et d'une unité de contrôle d'accès (14) destinée à empêcher la réception d'une demande d'accès à la SDRAM (200) pendant un laps de temps allant du début de la commutation jusqu'à la fin de la commutation du réglage de fonctionnement. Cela permet de modifier le réglage de fonctionnement de la SDRAM (200) sans devoir bloquer délibérément l'accès à celle-ci et sans que l'état d'accès à la SDRAM (200) ait la moindre influence.
(JA) 本発明の課題は、SDRAMに対するアクセスを故意に停止させることなくSDRAMの動作設定を行うことができるメモリ制御装置及びメモリ制御方法を提供することである。  SDRAM(200)の動作設定を切替えるための切替信号を発生する切替信号発生部(18)と、この切替信号発生部(18)から切替信号が出力されることで、切替用設定値(17)を用いてSDRAM(200)の動作設定を切替える切替制御部(16)と、動作設定の切替開始時から切替完了時までの期間、SDRAM(200)に対するアクセス要求を受付けないようにするアクセス制御部(14)とを設ける。これにより、SDRAM(200)の動作設定を変更する際にSDRAM(200)に対するアクセスを故意に停止させる必要がなく、SDRAM(200)に対するアクセス状況に影響されることなくSDRAM(200)の動作設定を変更することが可能となる。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)