WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008118821) TECHNIQUE DE SYNCHRONISATION À ÉCONOMIE D'ÉNERGIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/118821    N° de la demande internationale :    PCT/US2008/057926
Date de publication : 02.10.2008 Date de dépôt international : 21.03.2008
CIB :
H03L 7/06 (2006.01)
Déposants : SILICON IMAGE, INC. [US/US]; 1060 E. Arques Avenue, Sunnyvale, CA 94085 (US) (Tous Sauf US).
LEE, Dongyun [KR/US]; (US) (US Seulement)
Inventeurs : LEE, Dongyun; (US)
Mandataire : VINCENT, Lester, J.; Blakely, Sokoloff, Taylor & Zafman LLP, 1279 Oakmead Parkway, Sunnyvale, CA 94085-4040 (US)
Données relatives à la priorité :
11/690,659 23.03.2007 US
Titre (EN) POWER-SAVING CLOCKING TECHNIQUE
(FR) TECHNIQUE DE SYNCHRONISATION À ÉCONOMIE D'ÉNERGIE
Abrégé : front page image
(EN)A method and system for providing a clock signal having reduced power consumption is provided, called the hybrid clock system. The hybrid clock system uses a PLL for high-speed data transfers, but provides a power-saving mode for transferring data while consuming less power. In the normal mode, the hybrid clock system contains a reference clock that operates at a low frequency that drives a PLL. The PLL multiplies the reference clock frequency to a much higher frequency, and supplies the clock signal to a data transfer circuit. In the power-saving mode, the hybrid clock system turns off the PLL and connects the reference clock directly to the data transfer circuit.
(FR)La présente invention concerne un procédé et un système pour fournir un signal d'horloge qui possède une consommation d'énergie réduite, appelé système d'horloge hybride. Le système d'horloge hybride utilise une PLL pour des transferts de données à grande vitesse, mais fournit un mode d'économie d'énergie pour transférer des données tout en consommant moins d'énergie. Dans le mode normal, le système d'horloge hybride contient une horloge de référence qui fonctionne à basse fréquence qui entraîne une PLL. La PLL multiplie la fréquence d'horloge de référence jusqu'à une fréquence bien plus élevée, et fournit le signal d'horloge à un circuit de transfert de données. Dans le mode d'économie d'énergie, le système d'horloge hybride éteint la PLL et connecte l'horloge de référence directement au circuit de transfert de données.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)