WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008082843) PROCÉDÉ DE TRAITEMENT D'OPÉRATIONS MULTIPLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/082843    N° de la demande internationale :    PCT/US2007/086555
Date de publication : 10.07.2008 Date de dépôt international : 05.12.2007
CIB :
G06F 9/06 (2006.01), G06F 9/46 (2006.01), G06F 12/08 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, California 95052 (US) (Tous Sauf US).
FEGHALI, Wajdi [CA/US]; (US) (US Seulement).
HIRNAK, Stephanie [US/US]; (US) (US Seulement).
RAGHUNANDAN, Makaram [IN/US]; (US) (US Seulement).
BANSAL, Yogesh [IN/US]; (US) (US Seulement).
YAP, Kirk [PH/US]; (US) (US Seulement).
WOLRICH, Gilbert, M [US/US]; (US) (US Seulement)
Inventeurs : FEGHALI, Wajdi; (US).
HIRNAK, Stephanie; (US).
RAGHUNANDAN, Makaram; (US).
BANSAL, Yogesh; (US).
YAP, Kirk; (US).
WOLRICH, Gilbert, M; (US)
Mandataire : PFLEGER, Edmund; GROSSMAN, TUCKER, PERREAULT & PFLEGER, PLLC, c/o PortfolioIP, P.O. Box 52050, Minneapolis, Minnesota 55402 (US)
Données relatives à la priorité :
11/617,418 28.12.2006 US
Titre (EN) METHOD FOR PROCESSING MULTIPLE OPERATIONS
(FR) PROCÉDÉ DE TRAITEMENT D'OPÉRATIONS MULTIPLES
Abrégé : front page image
(EN)In one embodiment, the present disclosure provides a method capable of processing a variety of different operations. A method according to one embodiment may include loading configuration data from a shared memory unit into a hardware configuration register, the hardware configuration register located within circuitry included within a hardware accelerator unit. The method may also include issuing a command set from a microengine to the hardware accelerator unit having the circuitry. The method may additionally include receiving the command set at the circuitry from the microengine, the command set configured to allow for the processing of a variety of different operations. The method may further include processing an appropriate operation based upon the configuration data loaded into the hardware configuration register. Of course, many alternatives, variations and modifications are possible without departing from this embodiment.
(FR)La présente invention concerne, selon un mode de réalisation, un procédé capable de traiter diverses opérations différentes. Un procédé selon un mode de réalisation peut comprendre le chargement de données de configuration à partir d'une unité de mémoire partagée dans un registre de configuration matérielle, le registre de configuration matérielle étant situé dans des circuits inclus dans une unité d'accélérateur matériel. Le procédé peut également comprendre l'émission d'un ensemble de commandes à partir d'un micromoteur vers l'unité d'accélérateur matériel comprenant les circuits. Le procédé peut en outre comprendre la réception de l'ensemble de commandes au niveau des circuits à partir du micromoteur, l'ensemble de commandes étant configuré pour prévoir le traitement de diverses opérations différentes. Le procédé peut en outre comprendre le traitement d'une opération appropriée en fonction des données de configuration chargées dans le registre de configuration matérielle. Il est évident que de nombreuses variantes, variations et modifications sont possibles sans s'écarter de ce mode de réalisation.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)