WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008079958) PROGRAMME DE MÉMOIRE ENTRELACÉ ET PROCÉDÉ, DISPOSITIF ET SYSTÈME DE VÉRIFICATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/079958    N° de la demande internationale :    PCT/US2007/088343
Date de publication : 03.07.2008 Date de dépôt international : 20.12.2007
CIB :
G11C 16/34 (2006.01), G11C 16/10 (2006.01), G11C 7/10 (2006.01)
Déposants : MICRON TECHNOLOGY, INC. [US/US]; Mail Stop 525, 8000 South Federal Way, Boise, ID 83707-0006 (US) (Tous Sauf US).
DOYLE, Daniel H. [US/US]; (US) (US Seulement)
Inventeurs : DOYLE, Daniel H.; (US)
Mandataire : JOHANSON, Kevin K.; Traskbritt, 230 South 500 East, Suite 300, P.O. Box 2550, Salt Lake City, UT 84110-2550 (US)
Données relatives à la priorité :
11/642,334 20.12.2006 US
Titre (EN) INTERLEAVED MEMORY PROGRAM AND VERIFY METHOD, DEVICE AND SYSTEM
(FR) PROGRAMME DE MÉMOIRE ENTRELACÉ ET PROCÉDÉ, DISPOSITIF ET SYSTÈME DE VÉRIFICATION
Abrégé : front page image
(EN)An interleaved memory programming and verification method, device and system includes a memory array including first and second memory banks of memory cells. The memory device further includes a controller configured to concurrently program a first data into the first memory bank and a second data into the second memory bank using iterative programming and verification operations in each of the first and second memory banks with the programming and verification operations in the second memory bank being offset from the programming and verification operations in the first memory bank.
(FR)La présente invention concerne un procédé, un dispositif et un système de vérification et de programmation de mémoire entrelacée qui comprennent un réseau de mémoires comprenant une première et une seconde banque de mémoire de cellules de mémoire. Le dispositif de mémoire comprend également un contrôleur configuré pour programmer simultanément des premières données dans la première banque de mémoire et des secondes données dans la seconde banque de mémoire utilisant une programmation itérative et des opérations de vérification dans la première et la seconde banque de mémoire avec les opérations de programmation et de vérification dans la seconde banque de mémoire décalée des opérations de programmation et vérification dans la première banque de mémoire.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)