Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2008054920) SYSTÈME ET PROCÉDÉ POUR RÉDUIRE L'EFFET DE BORD
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2008/054920 N° de la demande internationale : PCT/US2007/077172
Date de publication : 08.05.2008 Date de dépôt international : 30.08.2007
CIB :
H04J 11/00 (2006.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
J
COMMUNICATION MULTIPLEX
11
Systèmes multiplex orthogonaux
Déposants :
FREESCALE SEMICONDUCTOR INC. [US/US]; 6501 William Cannon Drive West Austin, Texas 78735, US (AllExceptUS)
AZIZ, Ahsan U. [BD/US]; US (UsOnly)
Inventeurs :
AZIZ, Ahsan U.; US
Mandataire :
KING, Robert L. ; 7700 W. Parmer Lane MD: TX32/PL02 Austin, TX 78729, US
Données relatives à la priorité :
11/589,87731.10.2006US
Titre (EN) SYSTEM AND METHOD FOR REDUCING EDGE EFFECT
(FR) SYSTÈME ET PROCÉDÉ POUR RÉDUIRE L'EFFET DE BORD
Abrégé :
(EN) A channel estimator (150) Is provided that comprises an extension circuit (410) configured to receive a pilot signal (510), and add front and back extension signals (620, 630) to a front and back of the pilot signal, respectively, creating a first signal (610), the front and back extension signals being extension of a first and last symbol, respectively, in the pilot signal, an IDFT circuit (420) configured to perform an IDFT function on the first signal, generating a second signal (710), a signal processing element (430, 440, 470,480) configured to perform one or more operations on the second signal, generating a third signal (910), a DFT circuit (450) configured to perform a DFT function on the third signal, generating a fourth signal (1010), and a reduction circuit configured to cut off front and back ends of the fourth signal, generating a channel estimation signal (1110)
(FR) L'invention concerne un estimateur de canal (150) qui comprend : un circuit d'extension (410) configuré pour recevoir un signal pilote (510) et ajouter des signaux d'extension avant et arrière (620, 630) à l'avant et à l'arrière du signal pilote, respectivement, créant un premier signal (610), les signaux d'extension avant et arrière étant l'extension d'un premier et d'un dernier symbole, respectivement, dans le signal pilote; un circuit IDFT (420) configuré pour réaliser une fonction IDFT sur le premier signal, générant un deuxième signal (710); un élément de traitement du signal (430, 440, 470, 480) configuré pour réaliser une ou plusieurs opérations sur le second signal, générant un troisième signal (910); un circuit DFT (450) configuré pour réaliser une fonction DFT sur le troisième signal, générant un quatrième signal (1010); et un circuit de réduction configuré pour couper les extrémités avant et arrière du quatrième signal, générant un signal d'estimation de canal (1110).
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
KR1020090075710CN101529769