WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008016224) APPAREIL ET PROCÉDÉ DE DÉTECTION DE PHASE, CIRCUIT À BOUCLE À VERROUILLAGE DE PHASE ET SON PROCÉDÉ DE COMMANDE, ET APPAREIL ET PROCÉDÉ DE REPRODUCTION DE SIGNAL ASSOCIÉS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/016224    N° de la demande internationale :    PCT/KR2007/003371
Date de publication : 07.02.2008 Date de dépôt international : 12.07.2007
CIB :
H03L 7/085 (2006.01), H03L 7/08 (2006.01)
Déposants : SAMSUNG ELECTRONICS CO., LTD. [KR/KR]; 416, Maetan-dong, Yeongtong-gu, Suwon-si, Gyeonggi-do 442-742 (KR)
Inventeurs : ZHAO, Hui; (KR).
PARK, Hyun-Soo; (KR)
Mandataire : Y.P.LEE, MOCK & PARTNERS; Koryo Building, 1575-1, Seocho-dong, Seocho-gu, Seoul 137-875 (KR)
Données relatives à la priorité :
10-2006-0073821 04.08.2006 KR
Titre (EN) PHASE DETECTION APPARATUS AND METHOD, PHASE LOCKED LOOP CIRCUIT AND CONTROL METHOD THEREOF, AND SIGNAL REPRODUCING APPARATUS AND METHOD
(FR) APPAREIL ET PROCÉDÉ DE DÉTECTION DE PHASE, CIRCUIT À BOUCLE À VERROUILLAGE DE PHASE ET SON PROCÉDÉ DE COMMANDE, ET APPAREIL ET PROCÉDÉ DE REPRODUCTION DE SIGNAL ASSOCIÉS
Abrégé : front page image
(EN)A phase detection apparatus and method, a PLL circuit and a control method thereof, and a signal reproducing apparatus and method which can provide anti-noise and anti-ISI characteristics while reducing the scale of hardware used in an optical disc reproducing system having high-ISI conditions include a pulse forming unit to detect binary data of an input signal, an ideal input signal generating unit to generate an ideal input signal based on the detected binary data, and a phase error signal generating unit to generate a phase error signal based on the input signal and the ideal input signal.
(FR)L'invention concerne un appareil et un procédé de détection de phase, un circuit à boucle à verrouillage de phase et son procédé de commande, et un appareil et un procédé de reproduction de signal associés permettant d'obtenir des caractéristiques anti-bruit et anti-ISI (interférences inter-symboles) tout en réduisant l'échelle du matériel utilisé dans un système de reproduction de disque optique présentant des conditions d'ISI élevées et comprenant une unité de formation d'impulsions destinée à détecter les données binaires d'un signal d'entrée, une unité de génération de signal d'entrée idéal destinée à générer un signal d'entrée idéal en fonction des données binaires détectées, et une unité de génération de signal d'erreur de phase destinée à générer un signal d'erreur de phase en fonction du signal d'entrée et du signal d'entrée idéal.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)