WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008014023) CONVERSION ANALOGIQUE À NUMÉRIQUE À L'AIDE DE RÉSEAUX DE NEURONES RÉCURRENTS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/014023    N° de la demande internationale :    PCT/US2007/065511
Date de publication : 31.01.2008 Date de dépôt international : 29.03.2007
CIB :
H03M 1/12 (2006.01)
Déposants : INFORMATION SYSTEM LABORATORIES, INC. [US/US]; 10070 Barnes Canyon Road, San Diego, CA 92121 (US) (Tous Sauf US)
Inventeurs : WATSON, Brian; (US)
Mandataire : NYDEGGER, Neil, K.; Nydegger & Associates, 348 Olive Street, San Diego, CA 92103 (US)
Données relatives à la priorité :
11/460,572 27.07.2006 US
Titre (EN) ANALOG TO DIGITAL CONVERSION USING RECURRENT NEURAL NETWORKS
(FR) CONVERSION ANALOGIQUE À NUMÉRIQUE À L'AIDE DE RÉSEAUX DE NEURONES RÉCURRENTS
Abrégé : front page image
(EN)A system for converting an analog signal into a digital data stream includes a recurrent network with a plurality of converter circuits that individually receive the same analog signal as input. The circuits then generate a plurality of spike outputs that exhibit characteristics of the analog signal. Interconnecting feedback loops from each circuit output to the input of neighboring circuits queues the plurality of spike outputs to thereby self- organize the network. A digital clock is then used to establish predetermined time intervals for counting the spike outputs to create the digital data stream.
(FR)L'invention concerne un système pour convertir un signal analogique en un flux de données numériques, qui comprend un réseau récurrent avec une pluralité de circuits de convertisseurs qui reçoivent de manière individuelle le même signal analogique en entrée. Les circuits génèrent ensuite une pluralité de sorties de pointes de tension qui présentent des caractéristiques du signal analogique. Des boucles de rétroaction d'interconnexion de chaque sortie de circuit à l'entrée des circuits voisins mettent en file d'attente la pluralité de sorties de pointes de tension pour ainsi auto-organiser le réseau. Une horloge numérique est ensuite utilisée pour établir des intervalles temporels prédéterminés pour compter les sorties de pointes de tension pour créer le flux de données numériques.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)