WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008012331) INTÉGRATEUR ET AMPLIFICATEUR D'ERREURS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/012331    N° de la demande internationale :    PCT/EP2007/057674
Date de publication : 31.01.2008 Date de dépôt international : 25.07.2007
CIB :
H03F 1/30 (2006.01), H03M 1/10 (2006.01)
Déposants : TEXAS INSTRUMENTS DEUTSCHLAND GMBH [DE/DE]; Haggertystrasse 1, 85356 Freising (DE) (Tous Sauf US).
GIBSON, Neil [GB/DE]; (DE) (US Seulement)
Inventeurs : GIBSON, Neil; (DE)
Mandataire : HOLT, Michael; Texas Instruments Ltd, European Patents Dept., Northampton, Northamptonshire NN4 7YL (GB)
Données relatives à la priorité :
10 2006 034 349.2 25.07.2006 DE
60/882,375 28.12.2006 US
Titre (EN) INTEGRATOR AND ERROR AMPLIFIER
(FR) INTÉGRATEUR ET AMPLIFICATEUR D'ERREURS
Abrégé : front page image
(EN)An integrator is provided with protection against drift in the value of an integral during power save mode. An N-bit counter (12) is driven by the output of a comparator (11) to provide a digital count representation of the integral. The digital count is fed as an input to a current-steering digital-to-analog converter (14) which provides a current of corresponding analog magnitude to other circuitry, such as to an input stage of an error amplifier. The digital count is maintained during power save mode, preserving the integral value until resumption of normal operation.
(FR)L'invention concerne un intégrateur équipé d'une protection contre la dérive d'une valeur d'un nombre entier pendant un mode d'économie d'énergie. Un compteur N bits (12) est commandé par la sortie d'un comparateur (11) afin d'obtenir une représentation de décompte numérique du nombre entier. Le décompte numérique est envoyé en tant qu'entrée à un convertisseur numérique-analogique d'orientation de courant (14) qui fournit un courant d'amplitude analogique correspondante à un autre ensemble de circuits, de type étage d'entrée d'un amplificateur d'erreurs. Le décompte numérique est maintenu pendant le mode d'économie d'énergie, ce qui permet de préserver la valeur du nombre jusqu'à la reprise d'un fonctionnement normal.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)