WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008011135) PROCÉDÉ PERMETTANT D'ÉVITER LE PARTAGE DE LIGNES DE MÉMOIRE CACHE DANS DES MACHINES VIRTUELLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/011135    N° de la demande internationale :    PCT/US2007/016436
Date de publication : 24.01.2008 Date de dépôt international : 20.07.2007
CIB :
G06F 12/00 (2006.01), G06F 12/08 (2006.01)
Déposants : MICROSOFT CORPORATION [US/US]; One Microsoft Way, Redmond, Washington 98052-6399 (US) (Tous Sauf US)
Inventeurs : BAKER, Brandon S.; (US)
Données relatives à la priorité :
11/490,785 21.07.2006 US
Titre (EN) AVOIDING CACHE LINE SHARING IN VIRTUAL MACHINES
(FR) PROCÉDÉ PERMETTANT D'ÉVITER LE PARTAGE DE LIGNES DE MÉMOIRE CACHE DANS DES MACHINES VIRTUELLES
Abrégé : front page image
(EN)Avoiding cache-line sharing in virtual machines can be implemented in a system running a host and multiple guest operating systems. The host facilitates hardware access by a guest operating system and oversees memory access by the guest. Because cache lines are associated with memory pages that are spaced at regular intervals, the host can direct guest memory access to only select memory pages, and thereby restrict guest cache use to one or more cache lines. Other guests can be restricted to different cache lines by directing memory access to a separate set of memory pages.
(FR)L'invention porte sur un procédé qui permet d'éviter le partage de lignes de mémoire cache dans des machines virtuelles, lequel procédé peut être mis en oeuvre dans un système sur lequel tournent un processeur central et de multiples systèmes d'exploitation invités. Le processeur central offre un accès matériel à un système d'exploitation invité et surveille l'accès mémoire effectué par l'invité. Etant donné que les lignes de mémoire cache sont associées à des pages mémoire qui sont espacées à intervalles réguliers, le processeur central peut diriger l'accès mémoire de l'invité vers des pages mémoire choisies uniquement, et restreindre de ce fait l'utilisation du cache par l'invité à une ou plusieurs lignes de mémoire cache seulement. Le procédé de l'invention permet de limiter d'autres invités à des lignes de mémoire cache différentes en dirigeant l'accès mémoire vers un ensemble séparé de pages mémoire.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)