WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008006400) MICROPROCESSEUR ET PROCÉDÉ D'ADRESSAGE DE REGISTRE DANS CELUI-CI
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/006400    N° de la demande internationale :    PCT/EP2006/064116
Date de publication : 17.01.2008 Date de dépôt international : 11.07.2006
CIB :
G06F 9/34 (2006.01)
Déposants : FREESCALE SEMICONDUCTOR, INC. [US/US]; 6501 William Cannon Drive West, Austin, Texas 78735 (US) (Tous Sauf US).
RAUBUCH, Martin [DE/DE]; (DE) (US Seulement)
Inventeurs : RAUBUCH, Martin; (DE)
Mandataire : FERRO, Frodo Nunes; c/o Impetus IP Ltd, Grove House, Lutyens Close, Chineham Court, Basingstoke Hampshire RG24 8AG (GB)
Données relatives à la priorité :
Titre (EN) MICROPROCESSOR AND METHOD FOR REGISTER ADDRESSING THEREIN
(FR) MICROPROCESSEUR ET PROCÉDÉ D'ADRESSAGE DE REGISTRE DANS CELUI-CI
Abrégé : front page image
(EN)A microprocessor architecture (300) comprising a microprocessor (305) operably coupled to a plurality of registers (335) and arranged to execute at least one instruction. The microprocessor (305) is arranged to determine a class of data operand (110). The at least one instruction comprises one or more codes in a register specifier that indicates whether relative addressing or absolute addressing is used in accessing a register. In this manner, absolute and relative register addressing is supported within a single instruction word.
(FR)Architecture de microprocesseur (300) comprenant un microprocesseur (305) couplé de façon opérationnelle à une pluralité de registres (335) et conçu pour exécuter au moins une instruction. Le microprocesseur (305) est conçu pour déterminer une classe d'opérandes de données (110). La au moins une instruction comprend un ou plusieurs codes dans un spécificateur de registre qui indique si l'adressage relatif ou l'adressage absolu est utilisé lors de l'accès à un registre. De cette manière, l'adressage de registre absolu et relatif est pris en charge dans un mot d'instruction unique.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)