WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008005081) PROCÉDÉ PERMETTANT À UN CLIENT D'ACCROÎTRE LES PERFORMANCES D'UN CIRCUIT INTÉGRÉ
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/005081    N° de la demande internationale :    PCT/US2007/007839
Date de publication : 10.01.2008 Date de dépôt international : 29.03.2007
CIB :
H01L 25/00 (2006.01), H03K 19/177 (2006.01)
Déposants : ADVANCED MICRO DEVICES, INC. [US/US]; One AMD Place, Mail Stop 68, P.O. Box 3453, Sunnyvale, CA 94088-3453 (US) (Tous Sauf US).
EDWARDS, William, T. [US/US]; (US) (US Seulement).
SARTAIN, Daryl, G. [US/US]; (US) (US Seulement)
Inventeurs : EDWARDS, William, T.; (US).
SARTAIN, Daryl, G.; (US)
Mandataire : DRAKE, Paul, S.; Advanced Micro Devices, Inc., 5204 East Ben White Boulevard, Mail Stop 562, Austin, TX 78741 (US)
Données relatives à la priorité :
11/479,323 30.06.2006 US
Titre (EN) METHOD OR PROVIDING A CUSTOMER WITH INCREASED INTEGRATED CIRCUIT PERFORMANCE
(FR) PROCÉDÉ PERMETTANT À UN CLIENT D'ACCROÎTRE LES PERFORMANCES D'UN CIRCUIT INTÉGRÉ
Abrégé : front page image
(EN)A method for manufacturing an integrated circuit. The method includes fabricating the integrated circuit, the integrated circuit being fabricated to operate at a first performance level; sorting the integrated circuit to a second performance level; locking the integrated circuit to operate at the second performance level when manufacturing the integrated circuit, the integrated circuit being configured to be unlocked to operate at the first performance level.
(FR)Procédé de fabrication d'un circuit intégré, comprenant les étapes consistant à : fabriquer le circuit intégré, le circuit intégré étant fabriqué de façon à fonctionner à un premier niveau de performances; classifier le circuit intégré selon sa capacité à fonctionner à un deuxième niveau de performances; bloquer le circuit intégré sur le deuxième niveau de performances lors de sa fabrication, le circuit intégré étant configuré pour être débloqué de façon à fonctionner au premier niveau de performances.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)