WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008001506) CIRCUIT DE RÉDUCTION DU BRUIT D'UN TRANSFORMATEUR PIÉZOÉLECTRIQUE D'UN GRADATEUR DE LUMIÈRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/001506    N° de la demande internationale :    PCT/JP2007/000721
Date de publication : 03.01.2008 Date de dépôt international : 29.06.2007
CIB :
H05B 41/392 (2006.01), H05B 41/24 (2006.01), H05B 41/282 (2006.01)
Déposants : TAMURA CORPORATION [JP/JP]; 1-19-43, Higashi-Oizumi, Nerima-ku, Tokyo 1788511 (JP) (Tous Sauf US).
NAMIKI, Seiji [JP/JP]; (JP) (US Seulement).
YOKOTE, Yasuhiro [JP/JP]; (JP) (US Seulement).
YAMADA, Minoru [JP/JP]; (JP) (US Seulement).
MIZUTANI, Akira [JP/JP]; (JP) (US Seulement).
SHIMBO, Atsushi [JP/JP]; (JP) (US Seulement)
Inventeurs : NAMIKI, Seiji; (JP).
YOKOTE, Yasuhiro; (JP).
YAMADA, Minoru; (JP).
MIZUTANI, Akira; (JP).
SHIMBO, Atsushi; (JP)
Mandataire : KIUCHI, Mitsuharu; 5th Floor, Toranomon-Yoshiara Bldg. 1-6-13, Nishi-Shinbashi Minato-ku, Tokyo 1050003 (JP)
Données relatives à la priorité :
2006-180217 29.06.2006 JP
Titre (EN) DIMMER NOISE REDUCING CIRCUIT OF PIEZOELECTRIC TRANSFORMER
(FR) CIRCUIT DE RÉDUCTION DU BRUIT D'UN TRANSFORMATEUR PIÉZOÉLECTRIQUE D'UN GRADATEUR DE LUMIÈRE
(JA) 圧電トランスの調光騒音低減回路
Abrégé : front page image
(EN)A dimmer noise reducing circuit of piezoelectric transformer wherein vibration noise accompanying the activation/deactivation of a piezoelectric transformer can be reduced, while non-uniformity of brightness as in a liquid crystal display using a discharge lamp can be prevented. There are included a chopping circuit (21) that turns on/off an output from an input voltage source (1) in a given periodic manner; and a full-bridge circuit (2) that receives an output voltage (vb1) of the chopping circuit (21) to operate. An output from a lowpass filter (3) is supplied to a piezoelectric transformer (4), an output current of which (Io) is supplied to a discharge lamp. The full-bridge circuit (2) is controlled by a full-bridge drive circuit (5) to switch the input voltage (VB1) from the chopping circuit (21). The drive frequencies of the FETs of the full-bridge circuit (2) are decided by a voltage-controlled oscillator (9). The chopping circuit (21) is connected to a duty varying circuit (6) such that the full-bridge circuit (2) is caused to operate with its duty fixed.
(FR)L'invention concerne un circuit de réduction du bruit d'un transformateur piézoélectrique d'un gradateur de lumière permettant de réduire le bruit de vibration accompagnant l'activation / la désactivation du transformateur piézoélectrique et de supprimer le défaut d'uniformité de la luminosité dans un affichage à cristaux liquides utilisant une lampe à décharge. Le circuit de réduction du bruit de l'invention comprend un circuit de découpage (21) qui allume et éteint de façon périodique une source de tension d'entrée (1); un circuit en pont (2) qui reçoit une tension de sortie (vb1) du circuit de découpage (21). Une sortie d'un filtre passe-bas (3) est appliquée à un transformateur piézoélectrique (4), dont un courant de sortie (Io) est appliqué à une lampe à décharge. Le circuit en pont (2) est commandé par un circuit d'attaque en pont (5) pour assurer la commutation de la tension d'entrée (VB1) fournie par le circuit de découpage (21). Les fréquences d'attaque des transistors FET du circuit en pont (2) sont établies par un oscillateur commandé en tension (9). Le circuit de découpage (21) est relié à un circuit (6) de modulation de cycle de fonctionnement de façon à maintenir le cycle de fonctionnement du circuit en pont (2) à une valeur fixe.
(JA) 圧電トランスのオン・オフに伴う振動騒音を低減すると同時に、放電管を利用した液晶ディスプレイなどにおける輝度ムラの防止を可能とした圧電トランスの調光騒音低減回路を提供する。  入力電圧源1からの出力を一定の周期でオン・オフするチョッピング回路21、このチョッピング回路21の出力電圧vb1を受けて作動するフルブリッジ回路2を備えている。ローパスフィルタ3からの出力が圧電トランス4に供給され、この圧電トランス4の出力電流IOが放電管に供給される。フルブリッジ回路3は、フルブリッジ駆動回路5によって制御され、チョッピング回路21からの入力電圧VB1をスイッチングする。フルブリッジ回路3の各FETの駆動周波数は、電圧制御型発振器9により決定される。チョッピング回路21にデューティ可変回路6が接続され、フルブリッジ回路3のデューティは固定で動作する。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)