WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007138791) ISOLATION ANALOGIQUE/MULTIPLEXEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/138791    N° de la demande internationale :    PCT/JP2007/057876
Date de publication : 06.12.2007 Date de dépôt international : 10.04.2007
CIB :
H03K 17/693 (2006.01), H03F 3/38 (2006.01)
Déposants : MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 7-3, Marunouchi 2-chome Chiyoda-ku, Tokyo 1008310 (JP) (Tous Sauf US).
SAITO, Seiichi [JP/JP]; (JP) (US Seulement)
Inventeurs : SAITO, Seiichi; (JP)
Mandataire : SOGA, Michiteru; S. Soga & Co. 8th Floor, Kokusai Building 1-1, Marunouchi 3-chome Chiyoda-ku, Tokyo 1000005 (JP)
Données relatives à la priorité :
2006-146599 26.05.2006 JP
Titre (EN) ANALOG INSULATION/MULTIPLEXER
(FR) ISOLATION ANALOGIQUE/MULTIPLEXEUR
(JA) アナログ絶縁マルチプレクサ
Abrégé : front page image
(EN)It is possible to provide an analog insulation/multiplexer not causing magnetic saturation even when a small-size transformer is used and having a wide use temperature range. The analog insulation/multiplexer includes: a first switching element (FET1) for generating a drive control signal in response to an external signal; a drive insulation transformer (T1) having a primary side to which the drive control signal is applied via a first resistor (R1) and a secondary side to which an insulated drive control signal is outputted; a second switching element (FET2) for chopping the analog signal input in accordance with the insulated drive control signal; and an analog signal insulation transformer (T2) for outputting the insulated chopping analog signal to the secondary side. The analog insulation/multiplexer further includes a secondary side output adjusting circuit (10) having a second resistor (R2) connected to the primary side of the drive insulation transformer (T1) in parallel to the first resistor (R1) and a capacitor (C1) having one end grounded and the other end connected in series to the second resistor.
(FR)La présente invention concerne la fourniture d'une isolation analogique/d'un multiplexeur n'entraînant pas de saturation magnétique, même lorsqu'un transformateur de petite taille est utilisé et ayant une grande plage de températures d'utilisation. L'isolation analogique/le multiplexeur comprend : un premier élément de commutation (FET1) pour générer un signal de commande de conduite en réponse à un signal externe, un transformateur d'isolation de conduite (T1) ayant un côté principal auquel le signal de commande de conduite est appliqué via une première résistance (R1) et un côté secondaire sur lequel est sorti un signal de commande de conduite, un second élément de commutation (FET2) pour hacher l'entrée du signal analogique conformément au signal de commande de conduite isolé, ainsi qu'un transformateur d'isolation de signal analogique (T2) pour produire le signal analogique de hachage isolé sur le côté secondaire. L'isolation analogique/le multiplexeur comprend également un circuit d'ajustement de sortie côté secondaire (10) ayant une seconde résistance (R2) reliée au côté principal du transformateur d'isolation de conduite (T1) en parallèle à la première résistance (R1) et un condensateur (C1) ayant une extrémité à la terre et l'autre extrémité reliée en série à la seconde résistance.
(JA) 小型のトランスを用いた場合でも磁気飽和を起こさず、使用温度範囲の広いアナログ絶縁マルチプレクサを得る。外部信号に応じてドライブ制御信号を生成する第1のスイッチング素子FET1と、ドライブ制御信号が第1の抵抗R1を介して1次側に印加され、絶縁されたドライブ制御信号を2次側に出力するドライブ用絶縁トランスT1と、絶縁されたドライブ制御信号に応じてアナログ信号入力をチョッピングする第2のスイッチング素子FET2と、絶縁されたチョッピングアナログ信号を2次側に出力するアナログ信号絶縁トランスT2とを備え、ドライブ用絶縁トランスT1の一次側に、第1の抵抗R1と並列接続された第2の抵抗R2と、一端が接地され他端が第2の抵抗に直列接続されたコンデンサC1とを有する2次側出力調整回路10をさらに備える。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)